EDA與制造相關(guān)文章 面向超低功耗設(shè)計的微控制器功效優(yōu)化方案 不論是消費、工業(yè)還是醫(yī)療應(yīng)用,功耗優(yōu)化一般都是通過縮短有效處理時間以及延長處理器睡眠模式時間來實現(xiàn)的。不過,隨著超低功率應(yīng)用的出現(xiàn),這種方法已然無法滿足要求。 發(fā)表于:1/29/2011 基于FPGA 的諧波電壓源離散域建模與仿真 摘要:用于電能計量的諧波電壓源要求具有很強的諧波合成能力,因此,對采樣頻率要求較高。目前,絕大多數(shù)諧波電壓源裝置采用DSP作為控制芯片。DSP雖然有著很強的信號處理能力,但其采樣率不高,不能滿足電能計量 發(fā)表于:1/27/2011 淺析基于Modelsim FLI接口的協(xié)同仿真技術(shù) 利用Moelsim的FLI功能,用c語言對所設(shè)計的模型進行功能驗證,可以加大驗證代碼的覆蓋率,減少驗證代碼的復(fù)雜度,加快驗證的速度,縮短設(shè)計周期,可以更好的驗證系統(tǒng)的通用性。 發(fā)表于:1/27/2011 LMS自適應(yīng)濾波器的仿真與實現(xiàn) 本文采用自上而下的設(shè)計思想,并用FPGA實現(xiàn)了自適應(yīng)濾波器。同時用MATIAB和OuartersⅡ混合仿真實現(xiàn)了LMS算法的設(shè)計方案。結(jié)果表明,該自適應(yīng)濾波器具有良好的消燥能力。 發(fā)表于:1/27/2011 高清晰度數(shù)字電視傳輸系統(tǒng)系統(tǒng)級仿真設(shè)計與實現(xiàn)方案 在DMB-T系統(tǒng)設(shè)計中采用了Cadence公司的系統(tǒng)級設(shè)計與仿真軟件SPW Signal Processing Worksystem。在大型系統(tǒng)設(shè)計中只有實現(xiàn)算法和系統(tǒng)級的優(yōu)化,才能對系統(tǒng)性能有極大的提升,因為它比底層優(yōu)化具有更大的優(yōu)化空間。以Cadence公司的軟件工具為例相應(yīng)的系統(tǒng)級設(shè)計流程如圖1所示。 發(fā)表于:1/27/2011 用原型系統(tǒng)確保早期協(xié)同仿真驗證 系統(tǒng)級芯片功能的實現(xiàn)基于軟件,其復(fù)雜性與日俱增,所以通常一個公司在設(shè)計資源的配置上,軟件部分的投入都要大于硬件。 發(fā)表于:1/27/2011 高階累積量調(diào)制識別改進算法的FPGA實現(xiàn) 摘要:基于高階累積量的數(shù)字調(diào)制信號識別算法在低信噪比環(huán)境下識別率較低。針對這一問題,提出了高階累積量的改進算法,通過調(diào)整特征參數(shù)的判別順序先識別出MASK信號的方式,取得了較好的效果。討論了該算法的FPGA設(shè) 發(fā)表于:1/25/2011 感應(yīng)加熱電源數(shù)字移相觸發(fā)器設(shè)計 用數(shù)字觸發(fā)器的設(shè)計思想設(shè)計其硬件結(jié)構(gòu)并對軟件算法進行了改進。改進后的數(shù)字移相觸發(fā)器簡單可靠,產(chǎn)生脈沖的對稱性好,抗干擾能力強,能夠保證捕獲到每一個換相區(qū)并及時觸發(fā)。 發(fā)表于:1/21/2011 探索性數(shù)據(jù)分析(EDA)及其應(yīng)用 EDA的出現(xiàn)主要是在對數(shù)據(jù)進行初步分析時,往往還無法進行常規(guī)的統(tǒng)計分析。這時候,如果分析者先對數(shù)據(jù)進行探索性分析,辨析數(shù)據(jù)的模式與特點,并把它們有序地發(fā)掘出來,就能夠靈活地選擇和調(diào)整合適的分析模型,并揭示數(shù)據(jù)相對于常見模型的種種偏離。在此基礎(chǔ)上再采用以顯著性檢驗和置信區(qū)間估計為主的統(tǒng)計分析技術(shù),就可以科學(xué)地評估所觀察到的模式或效應(yīng)的具體情況。 發(fā)表于:1/21/2011 印制電路板EMC設(shè)計技巧 實踐證明,即使電路原理圖設(shè)計正確,印制電路板設(shè)計不當(dāng),也會對電子設(shè)備的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲。因此,在設(shè)計印制電路 發(fā)表于:1/21/2011 基于EDA技術(shù)的555單穩(wěn)態(tài)觸發(fā)器設(shè)計與仿真 EDA仿真軟件中Electronics Workbench仿真設(shè)計分析軟件是計算機數(shù)字電路與邏輯設(shè)計模擬和仿真的軟件包,是實用的電子電路在線仿真工具,可加快產(chǎn)品的開發(fā)速度,提高工作效率。這里介紹一種基于EDA技術(shù)的555單穩(wěn)態(tài)觸發(fā)器設(shè)計與仿真。 發(fā)表于:1/21/2011 基于ClearNAND閃存的系統(tǒng)設(shè)計改進方案 自問世以來,NAND閃存對ECC(糾錯碼)糾錯能力的要求越來越高。雖然這不是一個新問題,但是支持最新的多層單元(MLC)架構(gòu)和每單元存儲三位數(shù)據(jù)(three-bit-per-cell)技術(shù)所需的ECC糾錯能力讓系統(tǒng)人員越來越難以應(yīng)付。 發(fā)表于:1/21/2011 基于OMNeT++的“實代碼”仿真模式研究* 嘗試搭建一個基于OMNeT++仿真器的“實代碼仿真模式”的研究,將整套UCOS系統(tǒng)上運行的協(xié)議代碼封裝成動態(tài)鏈接庫,加載到仿真器上利用其離散仿真事件隊列機制進行調(diào)試,運行通過后可以直接在實際硬件芯片上運行,無需二次修改,大大提高研究開發(fā)進度。成功地將UCOS上運行的aloha協(xié)議棧封裝成DLL加載到OMNeT++,調(diào)試運行通過并且已經(jīng)投入到實際應(yīng)用中。 發(fā)表于:1/20/2011 Bulgin新型PCB安裝保險絲座面世 作為Arcolectric、Bulgin 和 Sifam 國際電子制造品牌的擁有者,Elektron Technology日前推出了兩款全新的垂直型印刷電路板板級安裝(PCB-mounting)保險絲座FX0442和FX0443,這兩款新設(shè)計屬于該公司旗下產(chǎn)品門類豐富的Bulgin保險絲座系列。 發(fā)表于:1/20/2011 正交相干檢波方法及FPGA的實現(xiàn) 本文詳細介紹了中頻直接正交采樣及Bessel插值理論,并基于這一理論,用FPGA將一路中頻信號分解成了兩路正交數(shù)字信號,本文同時重點給出了用FPGA實現(xiàn)這一過程的詳細方案 發(fā)表于:1/20/2011 ?…406407408409410411412413414415…?