EDA與制造相關文章 意法半導體 (ST) 采用SpringSoft VIA平臺建立定制驗證應用 全球EDA領導廠商SpringSoft今天宣布,意法半導體 (ST) 已采用SpringSoft新推出的Verdi協作應用平臺(Verdi Interoperability Apps, VIA),并成功建立使用于Verdi自動偵錯系統中的定制驗證應用程序,以在ST的芯片設計流程中大幅提高產能。 發表于:3/29/2012 詳解PCB設計中地線的干擾與抑制 本文對地線產生干擾的原因進行分析,詳細介紹了地線產生干擾的三種類型,并根據實際應用中的經驗提出了解決措施。這些抗干擾方法在實際應用中取得了良好的效果,使一些系統在現場成功運行。 發表于:3/26/2012 時鐘抖動時域分析(二) 本文介紹了使用某個濾波或未濾波時鐘源時,如何正確地估算數據轉換器的SNR。表9 概括了得到的結果。盡管時鐘輸入的帶通濾波器對于最小化時鐘抖動是必要的,但實驗表明它會降低時鐘轉換速率,并使ADC 的孔徑抖動降級。因此,最佳的時鐘解決方案應包括一個限制相噪影響的帶通濾波器,以及一定的時鐘振幅放大和轉換速率,目的是最小化ADC 的孔徑抖動。 發表于:3/21/2012 Mathworks 完善代碼生成工具家族系列 新版本的 MATLAB 和 Simulink引進了 HDL Coder,可以從 MATLAB 或 Simulink中 自動生成 HDL 代碼,用于 FPGA 或 ASIC 上的原型設計和實現;此外,還發布了 HDL Verifier,用來取代 EDA Simulator Link 并增加 Altera FPGA 硬件在環支持。有了這兩個產品,MathWorks 現在可提供利用 MATLAB 和 Simulink 進行 HDL 代碼生成和驗證的能力。R2012a 還更新了 84 種其它產品,包括Polyspace 嵌入式軟件驗證產品。 發表于:3/20/2012 基于Extend的艦船裝備維修流程建模與仿真研究 通過分析一般艦船裝備的維修流程,應用現有流程仿真軟件Extend平臺對艦船裝備的維修流程進行建模和仿真。設置模型參數,根據模型運行結果分析模型設置的合理性,對維修的決策進行優化。 發表于:3/16/2012 MATHWORKS 應用基于模型的設計為ISO 26262 項目提供定制服務 MathWorks日前宣布針對 ISO 26262 項目啟動專用的基于模型的設計的咨詢服務。現在,汽車工程師在使用MATLAB和Simulink開發需要滿足 ISO 26262 標準的高完整性嵌入式系統時,就可以應用ISO 26262 流程部署咨詢服務。 發表于:3/14/2012 Synopsys為更快速的SoC驗證推出下一代驗證IP 球領先的電子器件和系統設計、驗證和制造軟件及知識產權(IP)供應商新思科技有限公司(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)日前宣布:推出基于全新VIPER架構的DiscoveryTM 系列驗證知識產權(Verification IP,簡稱VIP)。它完全采用SystemVerilog語言編寫,并對UVM、VMM和OVM方法學提供原生性支持;因此Discovery VIP為加快并簡化最復雜系統級芯片(SoC)設計的驗證工作提供了內在性能、易用性及可擴展性。 發表于:3/14/2012 SpringSoft推出第三代偵錯平臺Verdi3,大幅提高驗證生產力 全球EDA領導廠商SpringSoft公司,今天發表該公司第三代自動化IC設計偵錯產品。新的Verdi3產品讓用戶借由自定功能、定制環境以及增強工具間的互操作性來建立完整的IC偵錯平臺,該產品同時也具備新一代軟件架構以增加產品效能與容量的提升。 發表于:3/8/2012 大型直線稀疏陣列的迭代FFT算法優化 提出了一種基于迭代FFT算法的大型直線稀疏陣列(可放置陣元的柵格數為1 000)的旁瓣電平優化方法,并給出了詳細的優化步驟。在給定的旁瓣約束條件下,利用陣列因子與陣元激勵之間存在的傅里葉變換關系,對不同的初始隨機陣元激勵分別進行迭代循環來降低稀疏陣列的旁瓣電平。在迭代過程中,根據稀疏率將陣元激勵按幅度大小置1置0來完成陣列稀疏。仿真實驗證明了該方法的高效性和穩健性。 發表于:3/7/2012 Altium推出Altium Designer 12 下一代電子設計軟件與服務開發商Altium公司近日宣布推出Altium Designer 12,這是其廣受贊譽的一體化電子設計解決方案Altium Designer 的最新版本。Altium Designer 12在德國紐倫堡舉行的嵌入式系統暨應用技術論壇上發布,距AltiumLive和新Altium Designer 10平臺的初次發布為時一年。 發表于:3/5/2012 SpringSoft與Synopsys運用偵錯技術加速系統芯片的通訊協議驗證 全球EDA領導廠商SpringSoft與Synopsys,今日共同宣布他們建立SpringSoft Verdi自動偵錯系統與Synopsys的通訊協議分析器(Protocol Analyzer)之間的緊密連結。作為Synopsys Discovery VIP家族的一部分,Synopsys的通訊協議分析器能讓工程師快速了解、鑒別設計中的通訊協議并進行偵錯。透過這個連結,鑒別出的通訊協議違例和錯誤能夠無縫地傳送至Verdi的偵錯環境中,以進行信號層的詳細分析,并快速地找出造成違例及錯誤的源頭。 發表于:2/29/2012 AutoCAD垂直產品的文字鏡像問題處理 鏡像對創建對稱的對象非常有用,因為可以快速地繪制半個對象,然后將其鏡像,而不必繪制整個對象。但有時候,希望圖形翻轉但是其中包含的文字并不反轉,那么就需要有一點點技巧。 發表于:2/29/2012 BOOST電路的PSpice仿真分析 本文應用PSpice對BOOST電路的全部工作過程進行了仿真,對電路中儲能元件的各種工作狀態進行了分析,并從能量傳遞角度闡述了電路狀態轉換的本質原因,加深了對BOOST電路全部工作狀態的理解。 發表于:2/28/2012 視頻圖像振動測試技術應用研究 介紹了基于普通USB數碼攝像頭與PC機作為硬件設備的視頻圖像振動測試技術,并采用該技術識別了索模型的一階、二階模態參數。基于Matlab軟件編制相應程序,獲取結構振動的位移時程曲線,采用模態分析確定索模型的一階、二階頻率以及相應的振型。試驗結果表明,該測振系統實現低頻結構的振動測試是可行的,同時可以逐步應用于工程實際。 發表于:2/27/2012 基于Cadence的高速PCB設計方案 人們對于通信的要去總是朝著“快”的方向發展,要求信號的傳輸和處理的速度越來越快,相應的,高速PCB的應用也越來越廣。高速電路有兩個方面的含義:一是頻率高,通常認為數字電路的頻率達到或是超過45MHz至50MHz,而且工作在這個頻率之上的電路已經占到了整個系統的三分之一,就稱為高速電路。另外從信號的上升與下降時間來考慮,當信號的上升時間小于6倍信號傳輸延時時即認為信號是高速信號,此時考慮的與信號的具體頻率無關。 發表于:2/25/2012 ?…385386387388389390391392393394…?