《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 基于先進CMOS工藝的多通道Gbps LVDS接收器
基于先進CMOS工藝的多通道Gbps LVDS接收器
電子技術應用
趙達1,沈丹丹2,王亞軍1,楊亮1,桂江華1,邵健1
1.中電科申泰信息科技有限公司;2.中國電子科技集團公司第五十八研究所
摘要: 在SIP(System In a Package)系統中集成具有LVDS(Low-Voltage Differential Signal)接口的多通道高速模數轉換器(Analog-to-Digital Converter,ADC)時,面臨不同LVDS輸出通道延時不同所導致的數據采集錯誤的問題,為此設計了一個多通道自適應LVDS接收器。通過采用數據時鐘恢復技術產生一個多相位的采樣時鐘,并結合ADC的測試模式來確認每一個通道的采樣相位,能夠自動對每一個通道的延時分別進行調整,以達到對齊各通道采樣相位點,保證數據正確采集的目的。最后,基于先進CMOS工藝進行了接收器的設計、仿真、后端設計實現和流片測試,仿真和流片后的板級測試結果均表明該接收器能夠對通道延遲進行自動調節以對齊采樣相位,且最大的采樣相位調節范圍為±3 bit,信噪比大于65 dB,滿足了設計要求和應用需求。
中圖分類號:TN432 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.234437
中文引用格式: 趙達,沈丹丹,王亞軍,等. 基于先進CMOS工藝的多通道Gbps LVDS接收器[J]. 電子技術應用,2024,50(5):24-29.
英文引用格式: Zhao Da,Shen Dandan,Wang Yajun,et al. Multi channels Gbps LVDS receiver based on advanced CMOS[J]. Application of Electronic Technique,2024,50(5):24-29.
Multi channels Gbps LVDS receiver based on advanced CMOS
Zhao Da1,Shen Dandan2,Wang Yajun1,Yang Liang1,Gui Jianghua1,Shao Jian1
1.CETC Suntai Information Technology Co.,Ltd.; 2.No. 58 Research Institute, CETC
Abstract: When integrating multi-channel high-speed ADC (Analog-to-Digital Converter) with LVDS (Low Voltage Differential Signal) interface in SIP (System In a Package) system, it is faced with the problem of clock-to-data skew, data-to-data skew, accumulated clock jitter and so on caused by different LVDS channel with different delays. Therefore, a multi-channel LVDS receiver was designed in this paper which can adaptively adjust the skew of each LVDS channel. The receiver uses data clock recovery technology to generate eight multi-phase sampling clocks, combining with ADC test mode to confirm the sampling phase of each channel, the delay of each channel can be automatically adjusted, aiming to align the sampling phase of channels and ensure the data correct. Finally, the receiver was designed, simulated, and realized based on advanced CMOS technology. The results of simulation and chip test show that the receiver can automatically adjust the delay of each channel to align the sampling phase, the maximum range of sampling phase adjustment is ± 3 bit, and the signal-to-noise ratio is greater than 65 dB, which meets the design requirements and application requirements.
Key words : analog-to-digital converter(ADC);multi-channels LVDS;phase locked loop;clock data recover

引言

模數轉換器(Analog-to-Digital Converter,ADC)作為信號在模擬域和數字域之間的轉換器件,在當前轉換速率越來越高的要求下,對ADC的接口速率也提出了更高的要求。因LVDS(Low-Voltage Differential Signal)具有結構簡單、功耗低、噪聲低、易與其他差分信號進行互操作的特性[1-2],使其在轉換精度在12 bit~16 bit之間、轉換速率在100 MS/s~300 MS/s附近的ADC接口中得到了廣泛的應用[3-5]。

本文基于一個多通道信號處理系統的需求,選用了一款LVDS輸出接口、精度為16位的四通道ADC,其最高采樣速率可達125 MS/s。由于通道數目多,采用SIP(System In a Package)封裝后,LVDS各通道之間的時序誤差比較嚴重,尤其在高低溫環境下更是明顯,這些均加重了后續電路采樣時的設計難度,為此需要研究多通道LVDS的數據接收技術,確保系統正常接收ADC的數據。本文設計了一款基于先進CMOS工藝的多通道LVDS接收單元,以便集成入SoC(System on Chip),實現處理器對ADC數據的讀取和處理。


本文詳細內容請下載:

http://www.jysgc.com/resource/share/2000005982


作者信息:

趙達1,沈丹丹2,王亞軍1,楊亮1,桂江華1,邵健1

(1.中電科申泰信息科技有限公司,江蘇 無錫 214100;2.中國電子科技集團公司第五十八研究所,江蘇 無錫214035)


Magazine.Subscription.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 丫头稚嫩紧窄小缝| 亚洲最大看欧美片网站| 视频久re精品在线观看| 国产精品久久久久国产精品 | 国产中文字幕在线观看| 免费在线观看h片| 国产精品美女久久久网av| chinesefree国语对白| 性做久久久久久蜜桃花| 久久99九九99九九精品| 日韩国产在线观看| 亚洲av无码一区二区二三区| 欧美日韩一区二区三区免费不卡 | 国产女人爽的流水毛片| 草莓在线观看视频| 国产精品美女视频| 97久久久久人妻精品专区| 天天操天天射天天操| 一个人晚上在线观看的免费视频| 成年女人免费视频播放77777| 久久久精品人妻一区二区三区 | 中文无码人妻有码人妻中文字幕| 日韩中文字幕视频在线| 九九热香蕉视频| 欧美aaaaaabbbbb| 亚洲国产成人久久一区二区三区 | 欧美成人鲁丝片在线观看| 亚洲第一福利网站| 波多野结衣伦理电影在线观看| 免费一级毛片在线视频观看| 精品四虎免费观看国产高清午夜| 又色又爽又黄的视频毛片| 老头天天吃我奶躁我的视频| 国产一区二区三区欧美| 进击的巨人第一季动漫樱花动漫| 国产在线精品一区二区不卡| 黄乱色伦短篇小说h| 国产大学生系列| 黄色免费短视频| 国产天堂在线观看| 香蕉视频在线观看黄|