《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > 一種基于MCU芯片的FPGA原型驗證平臺設計
一種基于MCU芯片的FPGA原型驗證平臺設計
2022年電子技術應用第9期
張文文,唐映強
無錫中微愛芯電子有限公司,江蘇 無錫214072
摘要: 為了縮短MCU芯片開發周期,提出了一種基于MCU芯片FPGA原型驗證平臺設計。該設計是將傳統FPGA原型驗證過程中使用FPGA的RAM原型替換程序存儲單元,改為使用FPGA雙端口RAM替換。其中一個端口控制按照傳統的接入方法,另一端口控制信號接到專門的控制邏輯上,獨立控制,而且不影響原MCU芯片功能。該方法不僅節省多次FPGA綜合實現的時間,而且可以靈活實時監測RAM,方便查錯。同時該方法具有通用性,可移植到類似的SoC系統架構FPGA原型驗證系統中去。
中圖分類號: TP368.1
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.222635
中文引用格式: 張文文,唐映強. 一種基于MCU芯片的FPGA原型驗證平臺設計[J].電子技術應用,2022,48(9):59-62.
英文引用格式: Zhang Wenwen,Tang Yingqiang. A FPGA prototype verification platform design based on MCU chip[J]. Application of Electronic Technique,2022,48(9):59-62.
A FPGA prototype verification platform design based on MCU chip
Zhang Wenwen,Tang Yingqiang
Wuxi i-CORE Electronics Co.,Ltd.,Wuxi 214072,China
Abstract: In order to shorten the development cycle of Microcontroller Unit(MCU) chip,this paper proposes a Field Programmable Gate Array(FPGA) prototype verification platform design based on MCU chip.The design is to change the FPGA Random Access Memory(RAM) IP replace program storage unit used in the traditional FPGA prototype verification process into the FPGA dual port RAM IP. One port is controlled according to the traditional method,and the other port control signal is connected to the special control logic for independent control without affecting the function of the original MCU.The method not only saves the times of multiple FPGA synthesis,but also can monitor RAM in real time,which is convenient for error detection.At the same time,this method is universal and can be transplanted to FPGA prototype verification based on similar System on Chip(SoC) architecture.
Key words : MCU chip;FPGA prototype;verification platform;dual port RAM;reusable

0 引言

    隨著對各種功能微控制單元(Microcontroller Unit,MCU)芯片的市場需求增加,怎么縮短MCU芯片開發周期成為搶占市場一個關鍵難點。MCU芯片驗證在研發中所占的比例越來越重,占據了整個研發周期的70%以上,縮短驗證周期就是直接有效的辦法[1-3]。通常進行前仿真驗證功能,后仿真驗證時序性能,而仿真速度太慢,在遇到問題改設計后,如果只選擇驗證修改部分的功能,驗證覆蓋率達不到會減小流片的成功率。

    用現場可編程邏輯門陣列(Programmable Gate Array,FPGA)驗證功能可以比軟件仿真速度高出4~6個數量級[4],填補了仿真環境與實際芯片的巨大差距。對于仿真時間限制不能遍歷的情況,FPGA原型驗證都可以輕松完成。同時,FPGA可以給軟件設計人員提供硬件驗證平臺,軟件和芯片同時開發可以加快產品的面市時間。

    綜上可見FPGA原型驗證平臺[5-7]的構建在整個開發過程的重要性。如何快速構建FPGA原型驗證平臺,使其能擔此重任,正是本設計的初衷。




本文詳細內容請下載:http://www.jysgc.com/resource/share/2000004922




作者信息:

張文文,唐映強

(無錫中微愛芯電子有限公司,江蘇 無錫214072)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 成年女人免费碰碰视频| 亚洲国产成人va在线观看网址 | 亚洲色图五月天| 成年免费a级毛片| 久久精品国产网红主播| 男人一进一出桶女人视频 | 遭绝伦三个老头侵犯波多野结衣| 大伊香蕉精品一区视频在线| 久久大香线蕉综合爱| 特级毛片aaaaaa蜜桃| 国产在线精品一区二区夜色| 99色在线观看| 日本三人交xxx69| 亚洲日本在线观看| 美国特级成人毛片| 国产激情视频网站| 一区二区三区免费电影| 日韩美女性生活视频| 人人妻人人爽人人澡AV| 被夫上司强迫的女人在线| 在线观看噜噜噜私人影院| 久久国产精品无码HDAV| 校园春色国产精品| 伊人久久无码中文字幕| 麻豆传播媒体app大全免费版官网| 夜夜爽一区二区三区精品| 久久久久久影视| 欧美呜巴又大粗又长| 免费又黄又爽的视频| 都市激情亚洲色图| 国产妇女乱一性一交| 97夜夜澡人人双人人人喊| 无码福利一区二区三区| 亚洲午夜久久久久妓女影院| 福利一区二区在线| 国产免费怕怕免费视频观看| 717影院理伦午夜论八戒| 性孕妇video国产中国| 久久精品国产91久久综合麻豆自制 | 成人黄色电影在线观看| 亚洲jizzjizz中国少妇中文|