《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 其他 > 設(shè)計(jì)應(yīng)用 > 一款DVI視頻接收芯片的設(shè)計(jì)
一款DVI視頻接收芯片的設(shè)計(jì)
2022年電子技術(shù)應(yīng)用第3期
顧 泓,方 震
中科芯集成電路有限公司,江蘇 無(wú)錫214072
摘要: 設(shè)計(jì)了一款DVI(Digital Visual Interface)接收芯片并提出了一種基于全數(shù)字的T.M.D.S(Transition Minimized Differential Signaling)信號(hào)接收恢復(fù)方案,能夠大大降低PLL(Phase Locked Loop)的設(shè)計(jì)難度,降低芯片的硬件開(kāi)銷。首先介紹了芯片的整體框架和各模塊的作用,然后對(duì)基于本方案的數(shù)據(jù)恢復(fù)原理和實(shí)現(xiàn)方式進(jìn)行重點(diǎn)說(shuō)明,最后對(duì)芯片的仿真測(cè)試結(jié)果進(jìn)行了相關(guān)的討論。測(cè)試結(jié)果表明,芯片能夠兼容市面上的其他DVI產(chǎn)品并與之通信,滿足DVI 1.0規(guī)范要求。
中圖分類號(hào): TN402
文獻(xiàn)標(biāo)識(shí)碼: A
DOI:10.16157/j.issn.0258-7998.212004
中文引用格式: 顧泓,方震. 一款DVI視頻接收芯片的設(shè)計(jì)[J].電子技術(shù)應(yīng)用,2022,48(3):37-40.
英文引用格式: Gu Hong,F(xiàn)ang Zhen. Design of a DVI video receiver chip[J]. Application of Electronic Technique,2022,48(3):37-40.
Design of a DVI video receiver chip
Gu Hong,F(xiàn)ang Zhen
China Key System Co.,Ltd.,Wuxi 214072,China
Abstract: In this paper, a DVI(Digital Visual Interface) receiver chip is designed and an all-digital-based T.M.D.S signal reception recovery scheme is proposed. This scheme can greatly reduce the design difficulty of PLL and the hardware overhead of the chip.This paper firstly introduces the whole frame of this chipand functionof each module, and then emphasizes the principle and realization of data recovery circuit based on this scheme, and finally conducts relative discussion on simulation and test results. The test results indicates that, this chip which meets the requirements of DVI 1.0 specification, can be compatible with other DVI products and communicate with them.
Key words : DVI;T.M.D.S;PLL;data recovery

0 引言

    DVI(Digital Visual Interface)芯片在數(shù)字視頻領(lǐng)域應(yīng)用[1]廣泛且需求量巨大,如數(shù)字電視、個(gè)人電腦顯示屏、雷達(dá)顯示屏等均廣泛采用DVI技術(shù)[2-4]。國(guó)外對(duì)DVI技術(shù)的研究起步較早,數(shù)字顯示工作組DDWG(Digital Display Working Group)于1999年就推出了DVI 1.0接口標(biāo)準(zhǔn)。標(biāo)準(zhǔn)采用T.M.D.S(Transition Minimized Differential Signaling)技術(shù)[5-6]將8 bit像素?cái)?shù)據(jù)轉(zhuǎn)換成10 bit進(jìn)行串行傳輸,能夠支持三通道并行,各通道串行速率高達(dá)1.65 Gb/s的UXGA格式像素[7-8]傳輸。在傳輸速率較高、時(shí)鐘與數(shù)據(jù)相位關(guān)系不確定的情況下,接收端如何恢復(fù)數(shù)據(jù)[9]成為了接收端設(shè)計(jì)的關(guān)鍵。

    過(guò)采樣技術(shù)[10]可以有效解決上述數(shù)據(jù)接收的問(wèn)題并且易于實(shí)現(xiàn),但是對(duì)鎖相環(huán)(Phase Locked Loop,PLL)的要求較高[11-12]。由于過(guò)采樣需要產(chǎn)生多個(gè)相位時(shí)鐘,如3倍過(guò)采樣就要產(chǎn)生多達(dá)30個(gè)相位的時(shí)鐘,這對(duì)PLL的設(shè)計(jì)是一個(gè)很大的挑戰(zhàn)。而本文采用的數(shù)據(jù)恢復(fù)方案基于3倍過(guò)采樣,只需PLL產(chǎn)生12個(gè)相位的時(shí)鐘,與文獻(xiàn)[13]相比大大減小了PLL的設(shè)計(jì)難度和功耗。文獻(xiàn)[14]會(huì)根據(jù)采樣結(jié)果產(chǎn)生相位調(diào)整信號(hào)輸出給相位調(diào)整電路,調(diào)整PLL輸出時(shí)鐘相位至合適區(qū)間,進(jìn)而采樣恢復(fù)出數(shù)據(jù)。而本文采用基于全數(shù)字的數(shù)據(jù)恢復(fù)方案,可直接根據(jù)采樣結(jié)果分析恢復(fù)出數(shù)據(jù),這樣無(wú)需時(shí)鐘相位調(diào)整電路,降低了芯片的硬件開(kāi)銷,同時(shí)由于采用全數(shù)字邏輯實(shí)現(xiàn),提高了電路的穩(wěn)定性。




本文詳細(xì)內(nèi)容請(qǐng)下載:http://www.jysgc.com/resource/share/2000003999




作者信息:

顧  泓,方  震

(中科芯集成電路有限公司,江蘇 無(wú)錫214072)




wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 老熟女高潮一区二区三区| 亚洲国产成人久久综合一区 | 91看片淫黄大片一级在线观看| 岛国在线播放v片免费| 久久中文网中文字幕| 被黑人猛躁10次高潮视频| 天天爱天天做天天爽夜夜揉 | 亚洲H在线播放在线观看H| 欧美日韩视频精品一区二区| 亚洲色婷婷一区二区三区| 精品三级在线观看| 国产成年无码久久久久毛片| 3d玉蒲团之极乐宝鉴| 国精品午夜福利视频不卡| 久久亚洲精品人成综合网| 果冻传媒和91制片厂| 亚洲成a人片在线看| 毛片免费全部播放一级| 人人妻人人澡人人爽欧美精品| 精品久久久无码中文字幕| 国产无套护士丝袜在线观看| 窝窝视频成人影院午夜在线| 国产肉体xxxx裸体137大胆| 99久久人人爽亚洲精品美女 | 亚洲丶国产丶欧美一区二区三区 | 尤物视频在线看| 国产精品黄网站| 97久久精品人妻人人搡人人玩| 天堂一区二区三区精品| 久久久久久亚洲av无码专区| 日韩人妻不卡一区二区三区| 人妻被按摩师玩弄到潮喷| 精品久久久中文字幕人妻| 午夜毛片不卡高清免费| 精品视频一区二区三区在线播放 | 久久强奷乱码老熟女| 日韩在线观看一区二区三区| 久久精品国产网红主播| 日韩国产成人无码AV毛片| 久久精品aⅴ无码中文字字幕重口| 日韩小视频网站|