《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > 基于多相濾波的四路并行抽樣算法及實現(xiàn)
基于多相濾波的四路并行抽樣算法及實現(xiàn)
2021年電子技術應用第11期
徐 波
中國西南電子技術研究所,四川 成都610036
摘要: 在某型數(shù)字信號處理模塊的研制中,需要使用高速A/D對射頻信號進行采樣,但由于系統(tǒng)時鐘生成模塊無法輸出320 MHz時鐘,從而導致該高速A/D無法在320 MS/s采樣率下工作。為解決該問題,首先設置A/D采樣率為960 MS/s,然后在FPGA中對采樣信號進行3倍采樣后得到320 MS/s的采樣輸出。該高速A/D與FPGA采用標準的JESD204B接口,所以在FPGA中利用JESD204B IP核對高速信號進行了1:4串并轉(zhuǎn)換,再對串并轉(zhuǎn)換信號進行多相濾波、抽取降樣處理后輸出。首先介紹了課題的背景,然后對信號處理模塊的組成、功能和性能指標進行了簡要的說明,對系統(tǒng)在320 MS/s采樣率下存在的問題進行了深入分析,針對該問題提出了四路并行抽樣算法。并基于該算法,利用MATLAB進行了系統(tǒng)建模并進行仿真,仿真結(jié)果與預期一致。選取Xilinx公司的高性能FPGA,并結(jié)合系統(tǒng)模型中的低通濾波器參數(shù)對電路進行實現(xiàn),最后搭建數(shù)字信號處理模塊與Vivado等軟件工具的軟硬件聯(lián)合測試環(huán)境進行驗證并給出實驗結(jié)果。
中圖分類號: TN47
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.211460
中文引用格式: 徐波. 基于多相濾波的四路并行抽樣算法及實現(xiàn)[J].電子技術應用,2021,47(11):110-115.
英文引用格式: Xu Bo. The four parallel sampling algorithm based on polyphase filtering and its implementation[J]. Application of Electronic Technique,2021,47(11):110-115.
The four parallel sampling algorithm based on polyphase filtering and its implementation
Xu Bo
Southwest China Institute of Electronic Technology,Chengdu 610036,China
Abstract: In the development of a certain type of digital signal processing module, high-speed AD samples the RF signal, but the clock generation module cannot output the 320 MHz clock, which causes the high-speed AD to work normally at the sampling rate of 320 MS/s. Therefore, in a high-performance FPGA, the signal is first sampled 3 times, and the JESD204B IP core performs a 1:4 serial-to-parallel conversion on the high-speed signal. Finally, the serial-to-parallel conversion signal is subjected to polyphase filtering and down sampling. The article first introduces the background of the subject, then briefly describes the composition, function and performance indicators of the signal processing module, and deeply analyzes the problems existing in the sampling rate of 320 MS/s, and proposes four parallel sampling algorithm for the problem. Based on the algorithm, the system was modeled and simulated by MATLAB, and the simulation results were consistent with expectations. It selects Xilinx′s high-performance FPGA and combines the low-pass filter parameters in the system model to implement the circuit. Finally, the digital signal processing module and the software and hardware joint test environment of software tools such as Vivado are built to verify and give the experimental results.
Key words : polyphase filter;4-way parallel sampling algorithm;decimation

0 引言

    Joe Mitola博士在1992年美國通信系統(tǒng)會議上首次明確提出了可編程或可重構無線電系統(tǒng)的概念。理想的軟件無線電架構如圖1所示,在信號接收側(cè):由天線接收的無線電信號經(jīng)過低噪聲放大后,利用數(shù)模轉(zhuǎn)換器(ADC)對信號進行數(shù)字化處理,數(shù)字化處理的信號經(jīng)過FPGA/DSP等完成數(shù)字下變頻、數(shù)字濾波、數(shù)字解調(diào)等信號處理任務后送給控制與接口模塊;在信號發(fā)射側(cè):從接口過來的基帶信號會通過FPGA/DSP完成數(shù)字調(diào)制、數(shù)字上變頻和數(shù)字濾波等信號處理任務,再經(jīng)模數(shù)轉(zhuǎn)換器(DAC)變換為模擬信號,最后經(jīng)功率放大器放大到足夠功率,再由天線發(fā)射出去[1]




本文詳細內(nèi)容請下載:http://www.jysgc.com/resource/share/2000003838




作者信息:

徐  波

(中國西南電子技術研究所,四川 成都610036)




wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉(zhuǎn)載。
主站蜘蛛池模板: 欧美日韩一区二区三区四区在线观看| www.精品国产| 国产女人18毛片水| 在线看欧美三级中文经典| 中文字幕侵犯一色桃子视频| 真实国产乱子伦精品免费| 国产交换配乱婬视频| 亚洲伊人tv综合网色| 国产高清在线a视频大全| 久久99精品久久久久久水蜜桃| 欧洲亚洲国产精华液| 亚洲欧美日韩久久精品第一区 | 美女福利视频一区| 国产亚洲欧美在线| 麻豆影视视频高清在线观看| 国产特级毛片aaaaaaa高清| 2022男人天堂| 国产色无码精品视频国产| 99精品国产三级在线观看| 女人与公拘交酡过程高清视频| 三级精品视频在线播放| 手机看片中文字幕| 久久99国产乱子伦精品免费| 日本特黄特色aaa大片免费| 亚洲精品无码久久久久YW| 秋霞黄色一级片| 再深点灬舒服灬太大了动祝视频 | 女人18岁毛片| 一个人看的www日本高清视频 | 久久91精品国产91久久| 日本年轻的继坶中文字幕| 久久国产高清视频| 水蜜桃视频在线观看免费| 免费国产人做人视频在线观看 | 欧美成人高清WW| 再深点灬舒服灬太大了np视频| 老熟妇仑乱一区二区视頻| 国产三级小视频在线观看| 里番本子侵犯肉全彩3d| 国产人妖在线观看| 韩国免费乱理论片在线观看2018|