《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > GLOBALFOUNDRIES為下一代芯片設計而強化了14nm FinFET的設計架構

GLOBALFOUNDRIES為下一代芯片設計而強化了14nm FinFET的設計架構

GLOBALFOUNDRIES與設計伙伴合作,為采用先進工藝技術設計的客戶提供數字設計流程
2015-06-10

  GLOBALFOUNDRIES,世界先進半導體制造技術的領導者,今天宣布了其為14 nm FinFET工藝技術而開發的強化過的設計架構,在幫助那些采用先進工藝技術設計的客戶的進程上達到了一個關鍵里程碑。
  GLOBALFOUNDRIES與重要合作伙伴Cadence,Mentor Graphics,以及Synopsys合作開發出的新型設計流程,實現了從RTL到GDS的轉換。該流程包括了基于工藝技術的PDK和早期試用標準單元庫,形成一個數字設計“入門套件”,為設計人員進行物理實現,并能針對性能、功耗和面積, 提供了一個可用的內置測試單元。
  GLOBALFOUNDRIES設計部高級副總裁Rick Mahoney表示:“GLOBALFOUNDRIES致力于為客戶提供先進的技術平臺,其中包括高效率及完善的設計基礎架構。為確保專為14nm FinFET工藝技術提供的設計生態系統的最高品質體驗,GLOBALFOUNDRIES與EDA合作伙伴展開合作,強化了自身的設計能力,并縮短了14nm FinFET復雜工藝技術從設計到量產的時間。”
  GLOBALFOUNDRIES優化的數字設計流程解決了14nm FinFET技術節點對關鍵設計規則帶來的挑戰,包括新近引進的對離子注入和雙曝光而敏感的布線規則、In-Design DRC?修正和良率補償、局部/隨機帶來的時序變化、三維FinFET參數提取,以及色彩感知的LVS/DRC等新功能。
  基于Synopsys的設計入門工具(Design Enablement Starter Kit)利用其Galaxy?設計平臺的強大功能,提供了正對性能、功耗和面積全方位優化的GLOBALFOUNDRIES 14LPP FinFET設計坊案。Synopsys的Design Compiler?圖形合成,配合其Formality ?平衡檢驗方案,通過提供與物理實現密切相關的實際指導和結果,簡化了這一流程。Synopsys IC Compiler?,IC Compiler II和IC Validator解決方案通過In-Design色彩感知物理驗證為FinFET器件的實現提供了離子注入和雙曝光感知的布線。Synopsys的StarRC?提取工具通過對色彩感知和三維模型,為14nm雙曝光提供了支持。此外,業界標準Synopsys PrimeTime?可以對FinFET器件帶來超低電壓、更強的米勒效應和電阻率,以及工藝波動帶來的變化, 進行精確的計算, 包括延時計算,時序分析及波形傳播。
  為使客戶在設計時獲得GLOBALFOUNDRIES 14LPP帶來的優越性,GLOBALFOUNDRIES和Cadence一起創造出了從RTL到GDSII的FinFET完整數字流程。該數字流程針對14LPP優化了Cadence的前端、后端、物理驗證和DFM解決方案。對于設計前端,Cadence的RTL編譯流程用14LPP單元庫進行了微調。在物理實現方面,Encounter?數字實現系統(EDI)和Innovus?實現系統為校正布局和布線提供了色彩感知雙曝光技術、并為14LPP設計規則和單元庫提供自定義設置、借以優化功率、性能和面積(PPA)。同時應用In-Design PVS DRC糾正和In-Design曝光熱點糾正方案可以幫助設計人員減少設計的反復次數并使得設計變得容易。對于簽收,新的流程功能集成了Quantus QRC 參數提取和Tempus時序簽收解決方案。EDI和Innovus的集成則允許Quantus和Tempus在布線過程中早期引入先進的工藝模型,以獲得更佳時序收斂并加快完成設計。Encounter Conformal?等效檢查隱含在設計流程的多個階段。Voltus的功率和EMIR分析、獨立物理驗證、以及曝光熱點檢測也都隱含在參考流程之中。該參考流程提供了Cadence工具套件和GLOBALFOUNDRIES 14LPP工藝的指導方法,旨在確保設計人員用最少的學習時間最大限度地突出PPA的好處。
  如同應用在前一代工藝技術節點的出帶,入門套件使用Mentor Graphics Calibre?工具集來簽收。在14nm入門套件中,Calibre nmDRC?和Calibre MultiPatterning產品用于層分解、DRC驗證和金屬填充,而Calibre nmLVS?產品用于邏輯驗證。
  作為行業最先進的技術之一,GLOBALFOUNDRIES 的14nm FinFET為高容量、高性能和低功耗SoC設計提供了一個理想的解決方案。14nm FinFET在高性能和低功耗特性上遠超包括28nm在內的前代工藝,為滿足不斷增長的市場需求提供了理想的技術。 不僅如此,14nm FinFET還憑借其優越的低功率、高性能和小面積的特點給客戶帶來了成本優勢。
  GLOBALFOUNDRIES 14nm FINFET 技術已經開始出產品,并將如期在2015年支持來自客戶的多種產品的試產和產量。
  通過GLOBALFOUNDRIES設計合作伙伴的生態系統,設計人員將獲得系統設計、嵌入式軟件設計、SOC設計與驗證,以及物理實現等廣泛的服務。這包括設計自動化(EDA)和驗證過的IP模塊的設計流程、單元庫等、工藝設計工具包(PDK)和技術支持文件等仿真與驗證設計工具。
  關于GLOBALFOUNDRIES
  GLOBALFOUNDRIES是全球首家真正實現業務全球化且能提供全方位服務的半導體芯片代工廠。公司成立于2009年三月,現已迅速發展為世界第二大芯片代工廠,為160多家客戶提供先進的技術與制造。GLOBALFOUNDRIES在新加坡、德國和美國設有工廠,是全球唯一一家生產基地橫跨三大洲、兼具靈活性及安全性的芯片代工廠。公司擁有三個300mm和五個200mm芯片代工廠,提供從主流到尖端的工藝技術。公司在美國、歐洲和亞洲的半導體產業中心設立了研發機構,為全球業務提供全力支持。GLOBALFOUN DRIES由Mubadala發展公司所有。欲了解更多信息,請訪問http://www.globalfoundries.com。

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 一个人看的www片免费中文| 亚洲av无码一区二区三区dv| 精品深夜av无码一区二区老年| 国产在视频线精品视频2021| 2022国产麻豆剧果冻传媒剧情| 天堂а√中文最新版地址在线| 兽皇videos极品另类| 青娱乐国产盛宴| 国产无套露脸大学生视频| 91亚洲国产在人线播放午夜 | 雏女强破瓜在线观看| 国产日韩精品欧美一区喷水| 2018高清国产一区二区三区| 成人无码av一区二区| 久久人人爽人人爽人人片av高请| 最近中文字幕版2019| 亚洲国产成人精品久久| 欧美精品寂寞影院请用uc| 亚洲韩国在线一卡二卡| 男女污污视频在线观看| 免费看美女隐私全部| 黄色福利在线观看| 国产熟女乱子视频正在播放 | 色屁屁www欧美激情在线观看| 国产精品无码无卡无需播放器| 992人人tv| 在线播放一区二区| 9i9精品国产免费久久| 天堂网www在线观看| h片在线播放免费高清| 好妈妈5高清中字在线观看神马| 一本大道一卡二大卡三卡免费| 成人免费a级毛片无码网站入口| 亚洲av无码片一区二区三区| 欧美国产日韩1区俺去了| 亚洲性生活网站| 欧美国产一区二区三区激情无套| 亚洲日本天堂在线| 欧美性大战久久久久久久蜜桃| 亚洲成色www久久网站| 欧美精品videossex欧美性|