《電子技術應用》
您所在的位置:首頁 > 其他 > 業界動態 > 基于FPGA的LCD&VGA控制器設計

基于FPGA的LCD&VGA控制器設計

2008-11-05
作者:朱耀東 經亞枝 張煥春

??? 摘? 要: 介紹了基于FPGA的圖形式LCD&VGA控制器的設計,詳細討論了用VHDL設計行場掃描時序的方法,這種設計方法" title="設計方法">設計方法稍作改動便可產生任意行場掃描時序,具有很好的可重用性。該控制器已成功地在某型飛機座艙圖形顯示系統" title="顯示系統">顯示系統中使用。?

????關鍵詞: 儀表裝置? LCD? VHDL? FPGA? VGA

?

??? 飛機座艙圖形顯示系統已發展到第六代,即采用有源矩陣彩色液晶顯示器AMLCD(Active Matrix Liquid Crystal Display)。當前高分辨率的軍用AMLCD顯示模塊" title="顯示模塊">顯示模塊還只能依靠進口,且控制電路板須安裝在該顯示模塊提供的機箱內。這種安裝方式對AMLCD控制電路板的尺寸要求高,要求盡可能減少所設計電路板的尺寸。在筆者設計的新一代飛機座艙圖形顯示系統中使用了大規模現場可編程門陣列FPGA(Field Programmable Gate Array),這種設計方式可以將以前需要多塊集成芯片的電路設計到一塊大規模可編程邏輯器件中,大大減少了電路板的尺寸,增強了系統的可靠性和設計的靈活性。本文詳細介紹了已在實際項目中應用的基于FPGA的圖形式AMLCD控制器設計,這種設計方法稍作修改即可應用于常見VGA視頻接口電路的設計。?

1 圖形顯示系統簡介

??? 圖1是飛機座艙圖形顯示系統結構框圖。圖中處理器采用AD公司的ADSP21061芯片,AMLCD采用Korry公司的KDM710全彩色液晶顯示模塊,該模塊為5×5英寸、600×600分辨率彩色液晶顯示模塊,24位數字RGB輸入。兩個幀存A和B采用IDT公司的71V424高速異步靜態RAM,系統采用兩個幀存輪流操作的方法:當DSP向其中一個幀存寫象素時,由FPGA構成的幀存控制器將另一個幀存中的象素順序讀出送給AMLCD,反之亦然。圖形顯示系統通過IDT公司的71V04雙口RAM接收主機的顯示信息。圖1中的幀存控制器和視頻控制器由Xilinx公司的SpartanII芯片XC2S50實現。?

?

?

2 KMD710顯示模塊?

??? 如圖1所示,美國Korry公司提供的KDM710全彩色液晶顯示模塊接口信號主要有如下幾組:3個8位RGB數字信號、同步信號" title="同步信號">同步信號數據使能信號DATA_EN和點時鐘輸入DCLK。根據AMLCD數據手冊所要求的時序,確定掃描時序和相應的時序參數如圖2所示。一般,圖形終端顯示器掃描制式與廣播電視的標準有點不同,須根據顯示模塊所提供的時間要求來確定掃描時序,其中的行場同步的前后肩,可以根據需要進行微調,一般為了防止每行的第一個象素丟失,要求行同步的后肩C與行同步脈沖寬B盡量相等。圖2中的點時鐘為20MHz,行周期為650個時鐘周期,場周期為615個行周期(場頻為50Hz)。?

?

?

3 LCD&VGA控制器設計?

??? 設計行場掃描時序,一般有兩種方式:查找表" title="查找表">查找表方式和編程邏輯方式。查找表方式主要由存儲芯片構成,如SRAM、EPROM、PORM等。使用時,先根據所要產生的時序在存儲單元寫入相應的數值,查表時再從表內讀出對應存儲單元的數值,以形成掃描時序。掃描時序查找表分為行掃描時序查找表和場掃描時序查找表。場掃描時序查找表的輸入時鐘由行同步脈沖提供。用查找表形成時序的方法存在體積大、計算煩瑣的缺點。隨著大規模邏輯芯片的出現,利用編程邏輯方法產生行場掃描時序是一個發展方向。這種方法具有電路簡單、功能強、修改方便、可靠性高等優點。圖3為LCD控制器的框圖。

?

?

??? 在本設計中,點時鐘DCLK由處理器DSP的系統時鐘40MHz經數字鎖相環二分頻得到。點時鐘驅動行時序生成器,產生圖2所示的行同步信號和行消隱信號。為避免毛刺,控制器設計采用同步設計方法,如圖3所示,行同步信號通過一個微分電路,產生一個點時鐘周期寬的場時序生成器使能信號。在使能信號有效時,場時序生成器開始計數,并產生場同步信號和場消隱信號。行消隱信號和場消隱信號相與后即為數據使能信號DATA_EN。該數據使能信號作為產生幀存地址計數器的計數使能,以保證DATA_EN信號為高時,將象素送給AMLCD顯示。在DCLK的上升沿,幀存地址計數器加一,幀存SRAM經過一段延時后,象素數據出現在總線上。在DCLK的下降沿AMLCD將數據讀入。該LCD控制器的設計方法很容易用于VGA視頻接口。在VGA接口電路的設計中,不需點時鐘電路,只須將行同步信號與場同步信號輸出,將數據使能信號作為復合消隱信號輸入即可。產生行場掃描時序的VHDL描述如下:?

entity seq_gen is ?

port( clk_seq? : in std_logic;?

rst_seq?????? : in std_logic;?

lcd_hs_out??? : out std_logic;?

lcd_dataen??? : out std_logic;?

lcd_vs_out??? : out std_logic;?

pix_clk?????? : out std_logic? );?

end seq_gen;?

architecture rtl_seq_gen of seq_gen is ?

signal? lcd_hb : std_logic;?

signal? lcd_hs :? std_logic;?

signal? lcd_vb : std_logic;?

signal? lcd_vs :? std_logic;?

signal? clken_vcount : std_logic;?

begin? ?

hcount:? block?

signal hcountreg :std_logic_vector(9 downto 0);?

signal?? hz_temp??? : std_logic;?

signal?? lcd_hz : std_logic;?

begin?

process (clk_seq, lcd_hz )?

begin?

if (lcd_hz = ‘1’ )? then?

hcountreg <= (others => ‘0’);?

elsif clk_seq'event and clk_seq = ‘1’ then?

hcountreg <= hcountreg +1;?

end if;?

end process;?

lcd_hb <= ‘0’ when hcountreg >=600 and hcountreg < 650 else ‘1’;?

lcd_hs <= ‘0’ when hcountreg >=610 and hcountreg

hz_temp <= ‘1’ when hcountreg = 650 else ‘0’;?

lcd_hz <= hz_temp or rst_seq;?

end block hcount;?

diff :? block?

signal?? inputrega? :? std_logic;?

signal?? inputregb? :? std_logic;?

begin?

process(clk_seq)?

begin?

if clk_seq'event and clk_seq=‘1’ then?

inputregb <= inputrega;?

inputrega? <=? not lcd_hs; ?

end if;?

end process;?

clken_vcount <= not inputregb and inputrega;?

end block diff; ?

vcount : block?

signal?? vcountreg :??? std_logic_vector(9 downto 0);?

signal?? vz_temp :??? ? std_logic;?

signal?? lcd_vz :????? std_logic;?

begin?

process (clk_seq, lcd_vz)?

begin?

if (lcd_vz=‘1’)? then?

vcountreg <= (others => ‘0’);?

elsif clk_seq'event and clk_seq = ‘1’ then ?

if clken_vcount = ‘1’ then?

vcountreg <= vcountreg +1;?

end if;?

end if;?

end process;?

lcd_vb <= ‘0’ when vcountreg >=600 and vcountreg < 615 else ‘1’;?

lcd_vs <= ‘0’ when vcountreg >=607 and vcountreg

vz_temp <= ‘1’ when vcountreg = 615 else ‘0’;?

lcd_vz <= vz_temp or rst_seq;?

end block vcount;?

pix_clk <= clk_seq;?

lcd_dataen <= lcd_hb and lcd_vb;?

lcd_hs_out <= lcd_hs;?

lcd_vs_out <= lcd_vs;?

end rtl_seq_gen;?

??? 這種用VHDL產生掃描時序的方法簡單、易讀,并且易于修改。在代碼中只須修改一些時序參數就能產生任意時序的波形,具有很好的可重用性。用FPGA Express 3.5將VHDL代碼綜合后,通過Foundation 3.1i進行布局和布線,用Foundation提供的門級仿真工具產生的行掃描時序仿真圖如圖4所示。

?

?

??? 采用FPGA技術設計的AMLCD控制器,大大減少了電路板的尺寸,同時增加了系統可靠性和設計靈活性。這種用VHDL語言實現行場掃描時序生成器的方法,具有簡便。易讀和可重用性強的特點。該AMLCD控制器已用Xilinx公司的SpartanII系列器件XC2S50實現,并在飛機座艙圖形顯示系統中實際應用。?

參考文獻?

1 The programmable Logic Data Book 2000. USA:Xilinx?Corp,2000?

2 杜海濤.現代飛機座艙顯示系統研究. 南京航空航天大學博士論文,1999?

3 蘇光大.微機圖像處理系統. 北京:清華大學出版社,?2000:21~38?

4 候伯亭,顧 新.VHDL硬件描述語言與數字邏輯電路設計(修訂版).西安:西安電子科技大學出版社,1999

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
国产精品久久9| 亚洲国产va精品久久久不卡综合| 久久精品72免费观看| 夜夜嗨av一区二区三区网站四季av| 国产精品久久国产精品99gif| 欧美在线日韩精品| 亚洲综合日韩在线| 亚洲一区二区三区高清| 一本色道久久综合亚洲精品按摩 | 亚洲深夜影院| 91久久综合亚洲鲁鲁五月天| 亚洲第一偷拍| 亚洲国产视频直播| 亚洲综合首页| 亚洲欧美日韩系列| 亚洲精品乱码久久久久久蜜桃91| 国产精品久久久久av| 欧美日韩在线精品| 久久亚洲视频| 久久久久国产精品午夜一区| 久久久久久久综合狠狠综合| 亚洲网友自拍| 亚洲曰本av电影| 亚洲女人天堂av| 欧美一区二区三区免费在线看| 亚洲精品视频在线看| 亚洲欧洲日本mm| 午夜亚洲精品| 欧美专区18| 亚洲经典三级| 日韩一级大片在线| 一二三区精品| 亚洲综合首页| 久久av最新网址| 久久这里只精品最新地址| 欧美aⅴ一区二区三区视频| 欧美成人一区二区三区片免费| 久久成人在线| 久久全球大尺度高清视频| 欧美一区二区黄色| 久久婷婷综合激情| 欧美激情第五页| 国产精品国产福利国产秒拍| 欧美精品在线免费观看| 欧美日韩亚洲91| 国产欧美日韩亚州综合| 伊人久久婷婷| 日韩亚洲视频在线| 亚洲欧美自拍偷拍| 亚洲人久久久| 欧美亚洲日本网站| 玖玖综合伊人| 国产精品久久久99| 黄色成人av网站| 亚洲精品欧美精品| 亚洲欧美中文日韩v在线观看| 亚洲一区免费| 亚洲福利专区| 亚洲香蕉在线观看| 久久永久免费| 欧美日韩专区| 尤物yw午夜国产精品视频| 99国产欧美久久久精品| 午夜在线不卡| 国产精品99久久久久久www| 久久精品亚洲一区| 欧美日韩国产一区精品一区| 国产亚洲午夜高清国产拍精品| 国产亚洲日本欧美韩国| 亚洲精品自在久久| 一区二区高清在线观看| 久久精品二区三区| 在线成人免费观看| 久久久精品午夜少妇| 亚洲乱亚洲高清| 欧美一级理论片| 亚洲精品一二三| 亚洲一区二区三区色| 91久久国产综合久久| 亚洲欧美在线观看| 欧美成熟视频| 国产午夜亚洲精品理论片色戒| 国产一区二区福利| 国内一区二区在线视频观看| 日韩一区二区免费高清| 久久精品99国产精品酒店日本| 亚洲盗摄视频| 亚洲欧美韩国| 欧美日韩精品免费观看视频| 在线观看日韩欧美| 性久久久久久久| 亚洲影音一区| 欧美一区二区三区免费视频| 久久精品国产v日韩v亚洲| 欧美日韩一区二区免费视频| 一区在线观看视频| 午夜国产一区| 亚洲欧美中文字幕| 久久久久久久精| 国产精品男女猛烈高潮激情 | 欧美人与禽猛交乱配| 欧美日韩一区二区三区在线看| 国产精品久久毛片a| 亚洲国产黄色| 亚洲高清在线观看| 久久激五月天综合精品| 国产精品久久久久久模特| 亚洲日本中文| 亚洲精品日本| 欧美成人亚洲| 亚洲高清不卡av| 一本一本久久a久久精品综合麻豆| 亚洲摸下面视频| 亚洲性色视频| 欧美日韩精品在线播放| 亚洲精品亚洲人成人网| 亚洲免费观看视频| 欧美二区视频| 亚洲国产成人av| 亚洲国语精品自产拍在线观看| 亚洲一区二区三区四区在线观看| 久久av一区二区三区漫画| 欧美成年人视频| 在线免费观看日韩欧美| 亚洲国内精品在线| 欧美 日韩 国产一区二区在线视频| 国产精品你懂的在线| 一区二区三区黄色| 亚洲人成7777| 欧美99久久| 91久久夜色精品国产网站| 99re66热这里只有精品3直播| 久久精品女人天堂| 国产亚洲一区二区三区| 欧美在线一二三四区| 久久亚洲国产精品一区二区| 狠狠入ady亚洲精品经典电影| 亚洲午夜精品久久| 亚洲欧美视频一区| 欧美电影打屁股sp| 亚洲激情专区| 亚洲一区一卡| 欧美国产综合视频| 亚洲精品免费在线| 亚洲国产精品久久久久秋霞不卡 | 亚洲国产视频a| 你懂的亚洲视频| 亚洲精品社区| 午夜欧美大片免费观看 | 欧美日韩免费一区二区三区视频| 极品少妇一区二区| 亚洲黄网站在线观看| 久久久国产精品一区二区三区| 国产精品久久久久久久久婷婷| 亚洲黄色小视频| 在线亚洲一区| 国产麻豆综合| 亚洲人成网站777色婷婷| 欧美日韩1区2区| 亚洲一区二区三区四区五区黄| 亚洲视频精品在线| 国产精品美女久久久久久2018| 中国日韩欧美久久久久久久久| 99精品国产福利在线观看免费 | 久久久天天操| 亚洲国产女人aaa毛片在线| 一区二区三区四区五区视频| 欧美护士18xxxxhd| 一区二区电影免费在线观看| 久久精品人人做人人爽| 亚洲高清久久| 亚洲欧美三级伦理| 亚洲第一黄网| 亚洲欧美综合精品久久成人| 国内偷自视频区视频综合| 一区二区三区欧美成人| 国产午夜精品久久久| 日韩视频免费看| 国产日韩欧美中文| 一本久久a久久免费精品不卡| 欧美精品aa| 亚洲欧美日本在线| 欧美精品电影在线| 午夜精品久久久久久久白皮肤| 午夜激情综合网| 亚洲第一精品夜夜躁人人躁| 午夜激情一区| 亚洲精品乱码久久久久久蜜桃麻豆| 亚洲视频一区在线| 国产午夜精品在线| 久久精品麻豆| 欧美性开放视频| 亚洲自拍偷拍麻豆| 欧美国产日韩一区二区在线观看 | 正在播放日韩| 国模私拍视频一区| 亚洲一区在线直播| 91久久国产综合久久91精品网站| 亚洲精品一区在线| 欧美理论电影在线播放|