《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 基于AXI總線的可配置LVDS控制器設計與驗證
基于AXI總線的可配置LVDS控制器設計與驗證
2021年電子技術應用第6期
蒙宇霆,袁海英,丁 冬
北京工業大學 信息學部微電子學院,北京100124
摘要: 針對不同應用場景下LVDS通信協議體現在數據位寬、幀格式和存儲方式的選擇差異性和數據收發靈活性,提出一種基于AXI總線的可配置LVDS控制器設計與驗證方案。為了實現對LVDS控制器的精確控制,增加基于APB接口的可配置寄存器模塊,在SoC系統上由軟件控制數據傳輸,有效提高了數據收發的靈活性;為了提高傳輸效率并廣泛適應場景需求,將與內存交互的接口定義為AXI協議接口;為了避免傳輸數據錯誤和數據包丟失等現象,在自定義協議中加入奇偶校驗功能并在電路中加入數據包檢查機制。隨后,采用高效的回環驗證方案針對LVDS控制器進行功能測試。實驗結果表明該LVDS控制器基于AXI接口準確高效地實現了對端設備之間的數據收發功能,這種可配置的數據傳輸電路設計和驗證方案靈活可行,便于廣泛應用到視頻圖像數據傳輸系統中。
中圖分類號: TN919.3
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.201211
中文引用格式: 蒙宇霆,袁海英,丁冬. 基于AXI總線的可配置LVDS控制器設計與驗證[J].電子技術應用,2021,47(6):40-45,56.
英文引用格式: Meng Yuting,Yuan Haiying,Ding Dong. Design and verification of a configurable LVDS controller based on AXI bus[J]. Application of Electronic Technique,2021,47(6):40-45,56.
Design and verification of a configurable LVDS controller based on AXI bus
Meng Yuting,Yuan Haiying,Ding Dong
School of Microelectronics,Faculty of Information Technology,Beijing University of Technology,Beijing 100124,China
Abstract: In view of the differences of data bit width, frame format and storage mode and flexibility of data transmission in different application scenarios,a configurable LVDS controller based on AXI bus was proposed. In order to achieve precise control of LVDS controller, a configurable register module based on APB interface was added, and data transmission was controlled by software on the SoC system, which effectively improved the flexibility of data transmission and reception. In order to improve the transmission efficiency and widely adapt to the scenario requirements, the interface that interacts with the memory is defined as the interface of the AXI protocol. In order to avoid data transmission errors and packet loss, a parity function was added to the custom protocol and the packet checking mechanism was added to the circuit. Then, an efficient loopback verification scheme was used to perform functional tests on the LVDS controller. The experimental results show that the LVDS controller based on AXI interface can accurately and efficiently realize the data transmission and reception function between the peer devices. This configurable data transmission circuit design and verification scheme is flexible and feasible, so that it can be widely used in video image data transmission.
Key words : AXI bus;LVDS controller;high-speed interface;configurable module;data transceiver

0 引言

    復雜電子系統設計對數據傳輸速率的要求日益嚴格,也帶來高功耗、高成本等問題,低壓差分信號(LVDS)[1]是一種高性能數據傳輸技術,它是速度、成本和功耗之間的最佳折中方案。在物理層電路設計方面,LVDS的低壓擺幅(250 mV~450 mV)和快速過渡時間可以使數據傳輸速率達到100 Mb/s~3 Gb/s,能夠滿足現代復雜系統設計中對數據傳輸的需求。此外,這種低壓擺幅可以降低功耗消散,具備差分遠距離傳輸[2]的優點。在當今大量數據傳輸的諸多場景中,如芯片間的信息傳輸[3-4]、視頻圖像處理[5-6]、光通信[7]和LCD面板[8]等,LVDS已成為最有前景的解決方案之一。在數字邏輯功能設計方面,由于需求、協議和應用場景的差異[9-10],設計人員存在大量重復性的設計、調試工作。為提高系統開發效率,解決平臺間的兼容性問題,通常在FPGA平臺上實現LVDS高速接口設計[11-13],文獻[11]在FPGA上實現了LVDS總線控制器,解決了多節點高速通信的故障隔離問題;文獻[12]實現了LVDS接口的收發單元設計,在收發通路中加入數據與時鐘對齊機制,提高了平臺兼容性,并在FPGA上驗證了方案。文獻[14]通過FPGA設計了一種基于LVDS接口的高速并行數據傳輸系統,并應用于實際專用網絡交換模塊。在實際芯片工程中,考慮到當LVDS控制器集成到SoC系統上時存在兼容性問題,軟硬件間應有更高的操作靈活度,系統各模塊間數據傳輸應高速穩定。因此,為了提高系統可靠性,降低成本,設計一種高靈活度、高性能的LVDS控制器具有很高的價值。




本文詳細內容請下載:http://www.jysgc.com/resource/share/2000003571




作者信息:

蒙宇霆,袁海英,丁  冬

(北京工業大學 信息學部微電子學院,北京100124)




wd.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 午夜伦伦影理论片大片| 国产精品久久久久一区二区三区| 久久久久亚洲精品男人的天堂 | 国产精品主播叶子闺蜜| 99久久er热在这里只有精品99| 怡红院日本一道日本久久| 久久99国产精品成人欧美| 黄色链接在线观看| 国产精品视频a| 99热精品久久只有精品| 好男人好资源影视在线4| 中文字幕一区二区三| 日本三级韩国三级三级a级按摩| 九九在线精品视频| 欧美19综合中文字幕| 亚洲国产精品一区二区成人片国内 | 天堂网www在线资源网| 一级做a爰片性色毛片男| 无人高清视频免费观看在线动漫| 久久精品国产精品亚洲毛片| 校园春色国产精品| 亚洲国产91在线| 欧美日韩**字幕一区| 亚洲第一网站男人都懂| 渣男渣女抹胸渣男渣女软件| 伊人婷婷综合缴情亚洲五月| 中文字幕+乱码+中文乱码www| 中国女人内谢69xxx视频| 日本按摩xxxx| 久久成人福利视频| 日韩欧美亚洲综合久久| 五十路在线观看| 极品国产高颜值露脸在线| 亚洲国产成人久久77| 欧美日一区二区三区| 亚洲欧美国产精品专区久久| 永久免费毛片在线播放| 亚洲精品在线视频观看| 波多野结衣最新电影| 亚洲精品无码你懂的| 波多野吉衣视频|