《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 應用于倍頻電路的吞脈沖分頻器設計
應用于倍頻電路的吞脈沖分頻器設計
來源:電子技術應用2011年第11期
張振宇,趙秋玲
(遼寧工程技術大學 電子與信息工程學院,遼寧 葫蘆島125105)
摘要: 分析了應用于倍頻電路的吞脈沖分頻器的工作原理,建立了基于Simulink和FPGA的分頻器模型。實驗結果表明,該分頻器可以實現雙模分頻功能,并能大幅度降低數字電路的功耗,為開發實用倍頻電路提供了可行途徑。
中圖分類號: TN47
文獻標識碼: A
文章編號: 0258-7998(2011)11-0067-03
Design of pulse swallow divider applied to frequency circuit
Zhang Zhenyu,Zhao Qiuling
College of Electronic and Information Engineering,Liaoning Engineering Technical University,Huludao 125105,China
Abstract: The principle of pulse swallow divider applied to frequency circuit is analysed. Then establish divider model based on Simulink and FPGA. Experimental results inicate that divider can achieve dual-modulus divider function,at same time the power consumption of frequency circuit is significantly reduced. It provides a viable practical way for the development of frequency circuit.
Key words : frequency circuit;pulse-swallow divider;power consumption


    基于鎖相環的倍頻電路廣泛應用于通信電路中[1],主要有整數N頻率綜合器和分數N頻率綜合器兩種。整數N頻率綜合器利用分頻器實現間接倍頻,允許以數字形式調節輸出頻率,使其以參考頻率為增量改變[2];分數N頻率綜合器分頻值在整數值間抖動,可以實現非常高的頻率精度[3]。分頻器是倍頻電路的重要組成部分。
    可編程遞增或遞減計數器可作為分頻器[4-5],然而這種辦法在大多數情形下是不切實際的。例如,基于硬件復用的導航芯片倍頻電路最高工作頻率通常為C/A碼率的數千倍,相應的分頻系數需要10 bit(甚至更多級數)計數器實現。
    然而,如此復雜且工作在數千兆赫茲的數字電路難以實現,即使能夠實現如此高的工作頻率,其功耗也驚人。而吞脈沖分頻器在射頻應用中被證明高效且可靠[6],同樣可被應用于基帶數字集成電路中。本文設計的雙模吞脈沖分頻器可以滿足倍頻電路的需要。


    這樣輸出頻率可達到輸入頻率的任意整數倍。

2 基于Simulink雙模吞脈沖分頻器
    以14 bit分頻器為例,預分頻器的分頻值分別為64和65,14 bit計數器可由6 bit和8 bit異步計數器代替,因為這兩個計數器的工作頻率分別為14 bit計數器的1/64,其數字電路的復雜度和功耗得以降低。
    預分頻器由divide by 4/5模塊和4 bit異步計數器構成。Divide by 4/5模塊根據輸入信號mode在4/5之間切換,進而實現預分頻器的分頻值在64/65之間的切換。
    吞脈沖分頻器Simulink模型由預分頻器、6 bit計數器和8 bit計數器以及模控制器等組成。模控制器采用Stateflow實現,根據兩個輸入信號的邊沿跳變完成mode值的轉換,初始狀態下mode值為1,如圖2所示。當mode為1時,輸入頻率由雙模預分頻器進行65分頻,同時6 bit計數器和8 bit計數器均開始計數,當6 bit計數值為64時將產生一個下降沿使mode值從1變為0,預分頻器進行64分頻,6 bit計數器禁止計數,這時僅8 bit計數器在計數,當8 bit計數器計數值為256時生成復位脈沖,使兩個計數器復位,而mode值恢復為1時開始新的循環。

    fout=1/6 448 fin,圖3為吞脈沖分頻器的仿真圖,從上至下分別為分頻器②輸出值、端口1的邊沿信號、mode值、端口2的邊沿信號、吞脈沖分頻器輸出頻率。可以看出分頻器能夠正常完成預分頻、計數、mode值轉換等功能。

 

 

3 基于FPGA的雙模吞脈沖分頻器
    采用Verilog語言分別實現預分頻器、分頻器①、分頻器②以及雙模吞脈沖分頻器。預分頻器的仿真波形如圖4所示,預分頻器能夠根據mode值的不同實現預分頻。圖5是吞脈沖分頻器的仿真波形和代碼,從仿真波形可以看出,分頻器能夠根據mode值正確完成雙模分頻功能。圖6為寄存器傳輸級網表。

      本文分析了雙模吞脈沖分頻器的工作原理,并分別采用Simuink和FPGA實現了吞脈沖分頻器。實驗結果表明,該分頻器能夠正確完成分頻功能,滿足設計要求。
參考文獻
[1] ROHDE U L,WHITAKER J Communication  receivers,DSP,software radios,and design. McGrawHill,New York,3d ed,2001.
[2] RAYMOND B S,JOHNSTON R I.Frequency multiplier and frequency waveformg enerator[P].US patent:3551826,1868-05-16.
[3] CHARLES A.Kingsford-Smith Loveland.Device for  synthesizing for synthesizing frequencies which are
rational multiples of a fundamental frequency.US patent:392-8813,1974-09-26.
[4] DAVID J G.Wireless personal communications  systems[M].MA,Addison Wesley.1997.
[5] YANG C Y.The single chip design and application  of dual-modulus scaling pll frequency synthesizer
[D].Taiwan:Taiwan University,1996.
[6] YUAN J,SVENSSON C.High speed CMOS Circuit technique[C].IEEE J.Solid State Circuits,1989,24:62-70.

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 办公室开档情趣内衣做爽视频| 精品久久久久久成人AV| 成年男女免费视频网站| 亚洲码欧美码一区二区三区| 美女张开腿让男人桶的动态图| 好想找个男人狠狠的曰| 久久九九AV免费精品| 波多野结衣办公室jian情| 半甜欲水兄妹np| 青娱乐在线播放| 国产成人综合久久亚洲精品| 2020年亚洲天天爽天天噜| 护士又湿又紧我要进去了| 亚洲午夜小视频| 精品一区二区久久久久久久网精| 国产揄拍国内精品对白| www.好吊色.com| 日本精品一区二区三本中文 | 秋葵视频在线观看在线下载| 国产三级在线观看视小说| 91天堂素人精品系列全集亚洲| 日韩理论电影在线| 人人干人人干人人干| 西西人体免费视频| 国产好吊妞视频在线观看| 99久久精品日本一区二区免费| 无码国产精品一区二区免费模式 | 欧洲美熟女乱又伦免费视频| 亚洲精品无码久久毛片| 老司机福利在线播放| 国产偷人视频免费观看| 高潮抽搐潮喷毛片在线播放 | 国产精品久久久久久搜索 | 久久av高潮av无码av喷吹| 欧美日韩国产高清| 免费网站看v片在线成人国产系列| 69sex久久精品国产麻豆| 天下第一社区视频在线观看www| 久青草中文字幕精品视频| 狠狠色丁香久久婷婷综合五月| 国产swag剧情在线观看|