《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA的帶CRC校驗的異步串口通信
基于FPGA的帶CRC校驗的異步串口通信
現代電子技術
田 佳,王一平 山東大學
摘要: 簡單介紹了FPGA芯片、Verilog HDL、串口通信協議以及硬件電路設計,詳細分析了軟件部分各個模塊的設計方法,并下載程序到FPGA芯片,通過微機與系統之間的串口通信,驗證了該設計的可行性與可靠性。在實現過程中,著重分析了移位串/并,并/串轉換過程,并加入CRC檢驗碼生成過程和具體校驗過程,用Verilog HDL語言編程,實現了串口通信的采集、數據處理、數據發送的全過程。該方案的特點是實現容易,速度快,效率高,實用性強,可以廣泛應用于終端、打印機、邏輯分析儀、磁盤等與計算機相距不遠的人-機交互設備和串行存儲的外部設備。
Abstract:
Key words :

摘要:由于FPGA具有速度快,效率高,靈活穩定,集成度高等優點,所以為了提高串口通信的速度和效率,在串行通信中采用FPGA來實現串口通信是十分必要的。由于通信傳輸的不確定性以及干擾等原因,串行通信經常會出現異常情況。然而,在串行通信中添加CRC校驗,可以提高通信的可靠性。采用Verilog HDL設計的一個帶CRC校驗的串口通信程序,對其下栽到FPGA芯片中進行實驗驗證,得到的結論是用FPGA進行串口通信,可大大提高通信的速度和效率,且CRC校驗確保了通信的準確性及卡可靠性。
關鍵詞:Verilog HDL;串口通信;FPGA;CRC檢驗

    現場可編程門陣列(field programmable gate array,FPGA)在數字電路設計中已經被廣泛使用。這種設計方式可以將以前需要多塊集成芯片的電路設計到一塊大模塊可編程邏輯器件中,大大減少了電路板的尺寸,增強了系統的可靠性和設計的靈活性。本文詳細介紹了已在實際項目中應用的基于FPGA的串口通信設計。硬件描述語言(hardware description language,HDL)是一種用形式化方法來描述數字電路和設計數字邏輯系統的語言。數字邏輯電路設計者可以利用這種語言來描述自己的設計思想,然后利用電子設計自化(EDA)工具進行仿真,再自動綜合到門級電路,然后用ASIC或Soft-Core實現其功能。Verilog HDL是硬件描述語言的一種,用于數字電子系統設計。串口通信是指在一個時間內傳輸1位數字數據。從19世紀的二進位電報編碼,發展到現在的RS 232(EIA 232),主要用于連接終端和大型主機。串口通信在過去的40年里,大大推動了通信技術的發展。通信協議是指通信雙方的一種約定。約定包括對數據格式、同步方式、傳送速度、傳送步驟、檢糾錯方式以及控制字符定義等問題做出統一規定,通信雙方必須共同遵守。因此,也叫通信控制規程,或稱傳輸控制規程,它屬于 ISO’sOSI七層
參考模型中的數據鏈路層,其主要完成的作用如下:
    (1)實現數據格式化;
    (2)進行串/并轉換;
    (3)控制數據傳輸速率;
    (4)進行錯誤檢測;
    (5)進行TTL與EIA電平轉換;
    (6)提供EIA-RS 232C接口標準所要求的信號線;
    (7)為了完成上述串行接口的任務,串行通信接口電路一般由可編程的串行接口芯片、波特率發生器、EIA與TTL電平轉換器以及地址譯碼電路組成。

1 方案設計與分析
1.1 硬件電路
    該方案的硬件電路設計包括:FPGA芯片、MAX3232,DB9。其硬件電路與微機通信的結構框圖如圖1所示。
a.JPG

1.2 軟件設計思想
    軟件部分的設計流程如圖2所示。

b.JPG
1.2.1 波特率設置
    系統時鐘是由PFGA的16引腳輸入的24 MHz時鐘,而異步串口通信的波特率設置為9 600 b/s,所以需要對主頻進行分頻。分頻過程定義了2個常量,分別用來存儲波特率96 000 b/s的分頻計數最大值bpspara和分頻計數的一半bps_para_2。每個系統時鐘的上升沿來臨時計數器cnt加1,每bps_para_2個系統時鐘周期clk_bps改變1次狀態,這樣就產生了96 000 b/s的波特率。部分分頻代碼如下:
c.JPG
1.2.2 數據接收
    數據接收模塊所要完成的任務包括:
    (1)連續接收3個字節:1個字節的數據信息和2個字節的數據信息的CRC校驗碼;
    (2)取出這3個字節的第一個字節,重新生成CRC碼;
    (3)講新生成的CRC碼與接收到得CRC比較,若相同則傳輸過程中沒有出現錯誤;若不相同則傳輸過程有錯誤,等待接收下一組數據。
    ①單字節串/并轉換
    串口通信發送數據的格式:1位起始位(低),8位數據位,1位停止位(高),共10位(這里沒有校驗位ParityBit)傳輸時的順序是:起始位+數據位低位---數據位高位+停止位,其時序圖如圖3所示;
d.JPG

    ②3字節連續接收并儲存
    為了連續接收3個字節數據,定義中斷寄存器neg_int和計數器count,復位時都清零,開始接收數據時rx_int置高,每接受完1個字節,rx_int清零,此時檢測rx_int的下降沿,下降沿到來時計數器count加1,直到接收完第3個字節時count的值是3。部分程序如下:
   e.JPG
    因為HDL是硬件描述語言,所以必須時刻檢測是否有起始位到來,需用幾個并行的always語句塊來處理。在接受完第1個字節后繼續檢測下降沿,并把接收到的數據暫存到寄存器data中,接收完第2個字節后仍繼續檢測下降沿,并暫存數據到crc16[15:8],接收完第3個字節繼續檢測下降沿,暫存數據到crc16[7:O]。等待下面的校驗處理。下面用case語句塊來暫存數據。
    ③CRC碼生成
    循環冗余校驗(cyclic redundancy check,CRC)是一種在數據傳輸中廣泛應用的差錯檢測方法。CRC的設計思想是將數據包當作一個多位的二進制數,用這個二進制數除以一個選定的多項式,所得的余數作為校驗數據直接附加在數據后面發送出去,在接收端對數據除以相同的多項式如余數為零則表示沒有錯誤被檢測到。CRC的工作過程如下:假設需要發送的數據為8位,校驗多項式一般為X16+X12+X5+1。首先將發
送數據左移16位生成一個新的數列,然后采用模2運算(異或)將新數列除以校驗多項式,所得余數序列即為冗余循環碼,將其直接加到數據后面即可。
    部分程序如下:
   f.JPG
    將生成CRC碼與接收到得CRC碼進行比較,判斷傳輸過程是否有誤,若無誤就將數據信息發送出去。
1.2.3 數據發送
    數據發送部分的功能是將檢驗完畢后的正確數據發送出去,實際上是一個并/串轉換。當數據校驗正確后err置位,通過pos_err濾波檢測err的上升沿,上升沿到來時pos_err置高1個時鐘周期,此時開始進行數據發送。串口通信的傳輸格式是:1位起始位,8位數據為,1位停止位。所以需要將數據裝載成發送格式,然后再發送出去。發送時先發送起始位O,再發送數據低位,然后發送高位,最后在發送停止位1。這部分用計數器num進行計數,在case(num)語句塊里,分別發送這10位。

2 實驗驗證
    按照以上設計方案編寫Verilog HDL程序,下載到FPGA芯片中,通過微機與設計系統的通信來驗證該設計方案的可行性與可靠性。下載程序前,事先連接電路,連接好電源、串口線、 Byteblaster下載電纜。程序代碼用開發軟件QuartusⅡ5.O下載到FPGA芯片里,具體操作步驟如下:
    新建Verilog HDL文件→輸入并保存代碼→新建工程→設置選項(選擇目標芯片,本實驗用的是cyclone公司的EPlC6T144C8N,配置方式,下載方式等)→編譯→配置引腳→編譯→選擇下載電纜→下載運行。
    按照以上步驟下載好程序即可以進行實驗驗證。微機串口調試助手的選項如下:波特率:96 000 b/s;校驗位:NONE;數據位:8位;停止位:1位;接收區設置:16進制顯示;發送端設置:16進制發送。
    表1所示為實驗驗證結果,其中的12的CRC碼為3273,34的CRC碼是76D7。
g.JPG

    實驗驗證結果可以看出,數據傳送的正確率很高。

3 結語
    簡單介紹了FPGA芯片、Verilog HDL、串口通信協議以及硬件電路設計,詳細分析了軟件部分各個模塊的設計方法,并下載程序到FPGA芯片,通過微機與系統之間的串口通信,驗證了該設計的可行性與可靠性。在實現過程中,著重分析了移位串/并,并/串轉換過程,并加入CRC檢驗碼生成過程和具體校驗過程,用Verilog HDL語言編程,實現了串口通信的采集、數據處理、數據發送的全過程。該方案的特點是實現容易,速度快,效率高,實用性強,可以廣泛應用于終端、打印機、邏輯分析儀、磁盤等與計算機相距不遠的人-機交互設備和串行存儲的外部設備。
 

此內容為AET網站原創,未經授權禁止轉載。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
久久亚洲春色中文字幕| 国产精品女人网站| 亚洲免费视频网站| 99精品视频免费| 亚洲三级视频在线观看| 亚洲国产精品第一区二区| 先锋影音一区二区三区| 亚洲一区自拍| 午夜久久电影网| 午夜视频久久久| 欧美一区二区精品久久911| 性欧美1819sex性高清| 午夜精品久久| 久久成人免费| 亚洲高清一区二| 亚洲国产高清一区| 亚洲国产人成综合网站| 亚洲激情不卡| 亚洲精品中文字幕在线| 日韩视频免费观看高清完整版| 亚洲精品国产品国语在线app| 亚洲欧洲精品一区| 日韩午夜av| 亚洲一区欧美| 性色一区二区| 久久久www成人免费精品| 久久偷窥视频| 欧美国产日本| 欧美视频三区在线播放| 国产精品入口夜色视频大尺度| 国产美女精品免费电影| 国产在线精品二区| 亚洲国产精品久久人人爱蜜臀 | 99国产欧美久久久精品| 在线亚洲观看| 午夜精品视频在线观看| 久久精品国产清高在天天线| 亚洲精品美女在线观看| 亚洲色在线视频| 性做久久久久久| 久久亚洲综合色一区二区三区| 欧美成人一区二免费视频软件| 欧美另类视频| 国产欧美欧美| 狠狠色狠狠色综合日日tαg| 亚洲日本成人| 亚洲综合欧美| 91久久中文| 亚洲欧美综合精品久久成人| 久久久久久久一区| 欧美激情四色 | 欧美在线观看天堂一区二区三区| 久久综合久久综合这里只有精品| 欧美精品免费在线观看| 国产精品成人v| 狠狠色狠狠色综合| 一本一本久久a久久精品牛牛影视| 亚洲欧美日韩在线观看a三区| 亚洲成在人线av| 亚洲视频精选在线| 久久se精品一区精品二区| 欧美国产视频日韩| 国产精品亚洲综合色区韩国| 亚洲国产经典视频| 亚洲欧美日韩高清| 日韩亚洲视频在线| 久久国产欧美| 欧美午夜激情视频| 黄色国产精品| 亚洲视频精品在线| 亚洲精品一区二区网址 | 国精产品99永久一区一区| 亚洲精品自在久久| 久久精品论坛| 午夜精品av| 欧美日韩国产不卡| 影音先锋日韩有码| 午夜视频在线观看一区| 亚洲一级在线| 欧美不卡视频一区| 国产日产欧美a一级在线| 亚洲毛片视频| 91久久精品日日躁夜夜躁欧美| 亚洲午夜精品久久| 欧美成年人视频网站| 国产日韩亚洲欧美综合| 一本到12不卡视频在线dvd| 91久久久久久久久久久久久| 久久成人免费网| 国产精品a级| 亚洲日本国产| 亚洲国产日韩欧美一区二区三区| 欧美专区中文字幕| 国产精品美女久久久久久免费| 亚洲精品小视频在线观看| 亚洲国产精品123| 久久高清国产| 国产精品入口福利| 亚洲调教视频在线观看| 99国产精品99久久久久久| 免费中文日韩| 在线观看国产精品网站| 久久精品免费看| 久久久久久**毛片大全| 国产精品一区久久| 亚洲午夜性刺激影院| 一本色道久久综合亚洲精品婷婷 | 欧美激情一二区| 亚洲电影在线观看| 久久激情中文| 久久亚洲春色中文字幕| 狠狠狠色丁香婷婷综合久久五月| 小处雏高清一区二区三区| 欧美亚洲三区| 国产精品视频yy9099| 亚洲午夜电影网| 亚洲专区一区| 国产精品九九| 亚洲影院高清在线| 亚洲欧美文学| 国产精品女人毛片| 午夜一级久久| 久久精品国产77777蜜臀| 国产一区二区久久精品| 久久9热精品视频| 久久久噜久噜久久综合| 一区视频在线| 亚洲人成网站精品片在线观看| 免费短视频成人日韩| 亚洲国产欧美日韩| 日韩一级黄色大片| 欧美日韩一区二区在线观看视频| 99综合在线| 午夜精品久久久久久99热软件| 国产精品有限公司| 欧美一区二区三区四区在线| 久久久综合免费视频| 亚洲高清视频一区二区| 亚洲久久成人| 欧美视频日韩视频| 亚洲欧美日韩在线高清直播| 久久久久五月天| 亚洲国产欧美一区二区三区久久| 99国产精品久久久| 欧美午夜免费| 香蕉久久夜色| 欧美成人精精品一区二区频| 亚洲精选视频免费看| 亚洲一区成人| 国产美女精品| 亚洲激情国产| 欧美三级在线播放| 亚洲欧美一区二区三区在线| 久久婷婷人人澡人人喊人人爽| 亚洲国产精品久久久久久女王| 制服诱惑一区二区| 国产精品亚洲综合一区在线观看| 久久精品亚洲一区二区| 欧美黄色精品| 亚洲资源av| 麻豆九一精品爱看视频在线观看免费 | 国产一区二区日韩精品| 最新国产の精品合集bt伙计| 欧美三级午夜理伦三级中视频| 欧美一区二区大片| 欧美国产先锋| 亚洲免费在线电影| 暖暖成人免费视频| 亚洲视频电影在线| 免费不卡视频| 亚洲午夜一级| 免费成人av在线看| 亚洲一区区二区| 欧美va天堂| 亚洲欧美电影在线观看| 欧美二区在线看| 亚洲一区二区在线播放| 麻豆精品一区二区av白丝在线| 一区二区三区日韩欧美| 久久一综合视频| 99精品国产热久久91蜜凸| 久久久久久**毛片大全| 一本色道久久综合亚洲二区三区| 久久五月婷婷丁香社区| 亚洲午夜激情免费视频| 免费看黄裸体一级大秀欧美| 亚洲一区二区三区三| 欧美激情bt| 久久精品毛片| 国产欧美日韩亚洲精品| 99在线精品视频| 国语自产偷拍精品视频偷| 亚洲制服少妇| 亚洲精品综合| 免费不卡亚洲欧美| 欧美一区二区三区视频| 欧美三级中文字幕在线观看| 91久久国产自产拍夜夜嗨| 国产偷自视频区视频一区二区| 亚洲性感激情|