《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計(jì) > 設(shè)計(jì)應(yīng)用 > DSP片上Flash測試系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
DSP片上Flash測試系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
電子技術(shù)應(yīng)用
王濤,于鵬,錢昀瑩
中國電子科技集團(tuán)公司第五十八研究所
摘要: 在DSP芯片的可靠性篩選考核試驗(yàn)中,片上Flash擦寫耐久和數(shù)據(jù)保持測試是最重要的試驗(yàn)之一。針對內(nèi)建自測試和外部自動(dòng)化機(jī)臺測試的局限性,提出了一種DSP片上Flash測試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)方法。在分析了Flash故障類型和測試算法的基礎(chǔ)上,給出了硬件原理圖和軟件實(shí)現(xiàn)流程,并搭建了實(shí)物平臺進(jìn)行效果評估。測試結(jié)果表明:該系統(tǒng)可實(shí)現(xiàn)多工位DSP片上Flash自動(dòng)化測試,無需人工參與。同時(shí)工作狀態(tài)可實(shí)時(shí)顯示,測試過程中的數(shù)據(jù)和結(jié)果自動(dòng)保存在外部存儲(chǔ)器中,便于后期進(jìn)行測試結(jié)果統(tǒng)計(jì)分析。
中圖分類號:TN306 文獻(xiàn)標(biāo)志碼:A DOI: 10.16157/j.issn.0258-7998.245650
中文引用格式: 王濤,于鵬,錢昀瑩. DSP片上Flash測試系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)[J]. 電子技術(shù)應(yīng)用,2025,51(2):41-45.
英文引用格式: Wang Tao,Yu Peng,Qian Yunying. Design and implementation of DSP on-chip Flash testing system[J]. Application of Electronic Technique,2025,51(2):41-45.
Design and implementation of DSP on-chip Flash testing system
Wang Tao,Yu Peng,Qian Yunying
The 58th Research Institute of China Electronics Technology Group Corporation
Abstract: In the reliability screening and assessment test of DSP chip, the on-chip Flash erasure durability and data retention test is one of the most important tests. In view of the limitations of built-in self-test and external automated machine testing, this paper proposes the design and implementation of a test system for on-chip Flash of DSP chip. Based on the analysis of Flash fault types and test algorithms, the hardware schematic diagram and software implementation process are given, and a physical platform is built for effect evaluation. The test results show that the system can realize the on-chip Flash automatic test of multi position DSP chip without manual participation. At the same time, the working status can be displayed in real time, and the data and results in the test process can be automatically saved in the external memory, which is convenient for the statistical analysis of the test results in the later stage.
Key words : on-chip Flash;erasure durability;data retention;test system

引言

數(shù)字信號處理器(Digital Signal Processor,DSP)片上一般集成了Flash存儲(chǔ)器,片上Flash以二進(jìn)制碼的形式存儲(chǔ)用戶應(yīng)用程序及數(shù)據(jù),可在DSP芯片掉電后保持?jǐn)?shù)據(jù)不丟失。鑒于片上Flash的非易失性、低功耗等優(yōu)點(diǎn),集成片上Flash的DSP芯片已廣泛應(yīng)用在數(shù)字電源、伺服控制以及智能電網(wǎng)等領(lǐng)域[1]。

為保證片上Flash存儲(chǔ)器的可靠性,在DSP芯片篩選考核試驗(yàn)中,F(xiàn)lash擦寫耐久數(shù)據(jù)保持測試是最重要的試驗(yàn)之一[2]。Flash存儲(chǔ)器測試方法主要分為內(nèi)建自測試和外部測試,其中內(nèi)建自測試方法受限于固定的測試電路,難以保證測試覆蓋率;外部測試又分為自動(dòng)化測試設(shè)備(Automatic Test Equipment,ATE)和板級專用工裝測試,由于Flash全地址空間擦寫耐久和數(shù)據(jù)保持測試時(shí)間長、測試向量較大,利用ATE機(jī)臺測試DSP片上Flash效率低且成本高[3]。

針對內(nèi)建自測試和外部ATE機(jī)臺測試的局限性,本文提出了一種DSP片上Flash測試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)方法,詳細(xì)介紹了片上Flash存儲(chǔ)器測試方案、系統(tǒng)硬件設(shè)計(jì)以及軟件開發(fā)等。該系統(tǒng)可實(shí)現(xiàn)多工位DSP片上Flash存儲(chǔ)器自動(dòng)化測試,上電后被測DSP芯片通過SPI接口在線加載測試程序,工作狀態(tài)可實(shí)時(shí)顯示。上述過程無需人工參與,提高了測試效率,降低了測試成本。同時(shí)測試過程中的數(shù)據(jù)和結(jié)果自動(dòng)存儲(chǔ)在外部EEPROM中,便于后期進(jìn)行測試結(jié)果統(tǒng)計(jì)分析,為進(jìn)一步提高DSP片上Flash測試效率和故障覆蓋率提供依據(jù)[4]。


本文詳細(xì)內(nèi)容請下載:

http://www.jysgc.com/resource/share/2000006323


作者信息:

王濤,于鵬,錢昀瑩

(中國電子科技集團(tuán)公司第五十八研究所,江蘇 無錫 214062)


Magazine.Subscription.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 成年女人免费碰碰视频| 李丽珍蜜桃成熟时电影在线播放观看 | 在线播放五十路乱中文| 一本色道久久88加勒比—综合| 日本精品高清一区二区2021| 亚洲AV无码之日韩精品| 欧美成人免费全部观看在线看| 亚洲韩国欧美一区二区三区| 精品三级AV无码一区| 喜欢老头吃我奶躁我的动图| 视频免费1区二区三区| 国产对白国语对白| 天天影视综合网| 国产精品大尺度尺度视频| 91资源在线观看| 天堂网www资源在线| 一区二区在线视频免费观看| 成年片色大黄全免费网站久久| 久久久久亚洲av无码去区首| 日本精品高清一区二区| 久久国产精品张柏芝| 日韩精品中文字幕视频一区| 亚欧色一区w666天堂| 欧洲mv日韩mv国产| 亚洲中文字幕无码日韩| 欧美交换乱理伦片120秒| 亚洲成人免费电影| 欧美疯狂做受xxxxx高潮| 亚洲欧美日韩国产精品网| 毛片女女女女女女女女女| 亚洲精品无码久久久久久久| 特级按摩一级毛片| 人人妻人人澡人人爽欧美一区| 男人肌肌插女人肌肌| 免费va人成视频网站全| 管家婆有哪些版本| 免费人成视频在线观看网站| 男女免费观看在线爽爽爽视频| 免费无码一区二区三区| 第九色区AV天堂| 免费A级毛片无码无遮挡|