《電子技術應用》
您所在的位置:首頁 > 電子元件 > 設計應用 > 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
2023年電子技術應用第8期
張成,趙佳,李晴
(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)
摘要: 隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。2D Flip-Chip、2.5D、3D等異構集成的先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS檢查。采用Cadence Integrity 3D-IC平臺工具,針對不同類型的先進封裝,進行了系統級LVS檢查驗證,充分驗證了該工具的有效性和實用性,保證了異構集成封裝系統解決方案的可靠性。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.239802
中文引用格式: 張成,趙佳,李晴. 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查[J]. 電子技術應用,2023,49(8):47-52.
英文引用格式: Zhang Cheng,Zhao Jia,Li Qing. System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC[J]. Application of Electronic Technique,2023,49(8):47-52.
System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC
Zhang Cheng,Zhao Jia,Li Qing
(Globalfoundries China (Shanghai) Co., Limited, Shanghai 201204, China)
Abstract: With the development of silicon process size to the level of single nano, it has been more and more difficult to continue Moore's law. Advanced packaging solutions with heterogeneous integration, such as 2D Flip-Chip, 2.5D and 3D, will continue to meet market requirements for miniaturization, high performance and low cost, thus become the main direction of continuing Moore's Law. But it also presents new challenges, especially for system-level LVS checking. In this paper, Cadence Integrity 3D-IC tool was used to perform system-level LVS checking for different types of advanced packaging, which fully verified the effectiveness and practicability of the tool and ensured the reliability of heterogeneous integration packaging system solutions.
Key words : heterogeneous integration;advanced packaging;system-level LVS;integrity 3D-IC

0 引言

電子產品一直以來追求的尺寸更小,成本和功耗更低的趨勢,在過去受益于硅工藝的快速升級更新,得到了持續的發展。但近年來,隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。單一的納米工藝在綜合考慮成本、良率、功耗等因素后,將不再具有競爭優勢。2D Flip-Chip、2.5D、3D等具有異構集成先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS(Layout Versus Schematics)檢查。由于異構集成封裝結構復雜、規模龐大,任何一個環節的失誤都會產生巨大的影響,因此急需一個完整的解決方案,可以對各類異構集成封裝進行有效的系統級檢查。本文嘗試采用Cadence公司的Integrity 3D-IC平臺,針對主流的異構集成封裝進行LVS檢查驗證。



本文詳細內容請下載:http://www.jysgc.com/resource/share/2000005479




作者信息:

張成,趙佳,李晴

(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)

微信圖片_20210517164139.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 国产精品igao视频网网址| 性高湖久久久久久久久| 亚洲国产av无码精品| 男人桶进女人p无遮挡小频| 噼里啪啦动漫在线观看免费| 高清日本撒尿xxxx| 国产福利在线导航| 67194在线看片| 在线免费小视频| pornocolombianovideosjapan| 扒开腿狂躁女人爽出白浆| 久久国产欧美日韩精品| 最近中文字幕免费mv视频| 亚洲国产精品一区二区三区久久| 波多野结衣被三个小鬼| 免费看的黄色大片| 美团外卖猛男男同38分钟| 国产一区二区日韩欧美在线| 韩国资源视频一区二区三区| 国产日韩欧美综合| 第一福利在线观看| 国产精品毛片va一区二区三区| 99re热视频这里只精品| 天堂新版资源中文最新版下载地址| 一本无码中文字幕在线观| 成人欧美一区二区三区视频| 中文字幕日韩精品无码内射| 日本大乳高潮视频在线观看| 久久精品综合一区二区三区| 末成年ASS浓精PICS| 亚洲人成在线播放网站| 欧美精品九九99久久在免费线| 亚洲综合校园春色| 火影忍者narutofootjob| 你是我的城池营垒免费观看完整版| 精品久久久噜噜噜久久久| 午夜精品久久久久久| 美女张开腿男人桶| 噜噜影院无毒不卡| 美美哒韩国免费高清在线观看| 四虎电影免费观看网站|