《電子技術應用》
您所在的位置:首頁 > 測試測量 > 設計應用 > 一種片上嵌入式Flash測試接口的設計
一種片上嵌入式Flash測試接口的設計
2022年電子技術應用第10期
錢勁宇,強小燕,屈凌翔
中國電子科技集團公司第五十八研究所,江蘇 無錫214072
摘要: Flash存儲器具有功耗低、存儲容量大、體積小等特點,被廣泛應用于嵌入式系統(tǒng)。目前Flash存儲器多數(shù)使用串行接口進行擦寫測試,存在著測試效率低、測試成本高等問題。針對以上問題,設計并實現(xiàn)了一種片上嵌入式Flash的測試接口。結合片上嵌入式Flash的接口特點和時序要求,設計了基于多線SPI的測試接口,并在確保穩(wěn)定性的情況下實現(xiàn)了對多塊Flash存儲器并行測試的設計,提高了測試速度。通過NCverilog仿真結果表明,該設計有效縮短了測試時間,達到了測試要求,并成功應用于一款32位浮點微處理器中。
中圖分類號: TN402
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.222693
中文引用格式: 錢勁宇,強小燕,屈凌翔. 一種片上嵌入式Flash測試接口的設計[J].電子技術應用,2022,48(10):31-35.
英文引用格式: Qian Jinyu,Qiang Xiaoyan,Qu Linxiang. Design of an on-chip Flash memory test interface[J]. Application of Electronic Technique,2022,48(10):31-35.
Design of an on-chip Flash memory test interface
Qian Jinyu,Qiang Xiaoyan,Qu Linxiang
China Electronics Technology Group Corporation No.58 Research Institute,Wuxi 214072,China
Abstract: Flash has the charceteristics of low power consumption,large storage capacity and small volume,is widely used in embedded systems. Flash usually uses serial interface for erasing and programing test,which has the problems of low test efficiency and high test cost. The design and implementation of a test for Flash on chip is presented in this paper. By analyzing the interface and timing requirements of Flash on chip,a test interface based on multi-line SPI is designed,and the parallel test designed of Flash memories is realized under the condition of ensuring stability,which improves the test speed. The NCverilog simulation results show that the design effectively shortens the test time,meets the test requirements,and is successfully applied to a 32-bit floating-point microprocessor.
Key words : Flash;test interface;test speed;microprocessor

0 引言

    隨著信息技術的飛速發(fā)展,用戶對數(shù)據(jù)存儲系統(tǒng)的容量、功耗、速度等要求也越來越嚴格[1-2]Flash存儲器相對傳統(tǒng)的存儲器件RAM而言,具有集成度高、體積小、成本低等優(yōu)點[3-4],因而隨著集成電路的規(guī)模越來越大,F(xiàn)lash存儲器飛速發(fā)展,逐漸成為系統(tǒng)芯片主流的容量存儲媒體[5]

    目前Flash存儲器在完成設計后,通常將串行標準接口作為測試接口進行擦寫測試,而串行時鐘頻率比較低,傳輸數(shù)據(jù)慢,測試效率低。另一方面,F(xiàn)lash存儲器的測試往往存在著擦除、編程數(shù)據(jù)比較慢的問題,這對存在多塊Flash的芯片產生了巨大的測試量,需要進行大量重復的測試,導致需要的測試時間較長[6-7],因此,如何提高測試效率,簡化測試流程,在Flash測試中顯得尤為重要。

    本文對片上Flash存儲器增加了測試接口,設計了片外測試通道,實現(xiàn)了片上嵌入式Flash的可測試性。為了提高測試速度,降低測試成本,一方面,設計了基于1/2/4/8線多線傳輸?shù)腟PI測試接口,在兼容串行傳輸數(shù)據(jù)的同時支持并行傳輸數(shù)據(jù),另一方面,在確保穩(wěn)定性的情況下,實現(xiàn)了靈活選定1/2/3塊Flash存儲器并行擦寫測試的設計。




本文詳細內容請下載:http://www.jysgc.com/resource/share/2000004953




作者信息:

錢勁宇,強小燕,屈凌翔

(中國電子科技集團公司第五十八研究所,江蘇 無錫214072)




wd.jpg

此內容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉載。
主站蜘蛛池模板: 国产对白精品刺激一区二区| 天天躁夜夜躁狠狠躁2023| 亚洲一区二区三区国产精华液| 男人操女人免费| 四虎永久免费地址在线观看| 另类视频第一页| 国产香蕉视频在线| eeuss影院ss奇兵免费com| 无码a级毛片日韩精品| 久久精品国产亚洲AV水果派| 欧美在线视频免费观看| 人碰人碰人成人免费视频| 精品日产卡一卡乱码| 国产专区第一页| 黑人巨鞭大战丰满老妇| 国产精品久久久久久影视| 97超级碰碰碰碰久久久久| 女仆的胸好大揉出奶水| 三男挺进一女爽爽爽视频| 无码精品一区二区三区免费视频 | 校霸把学霸往死里做| 亚洲欧洲日产国码AV系列天堂| 狠狠躁夜夜躁人人爽天天不卡软件 | 91精品啪在线观看国产线免费| 女人脱裤子让男生桶的免费视频| 中国日韩欧美中文日韩欧美色| 暴力调教一区二区三区| 亚洲va乱码一区二区三区| 欧美精品在线免费| 人人爽人人澡人人高潮| 精品国产v无码大片在线观看| 国产zzjjzzjj视频全免费| 高清一级做a爱免费视| 国产漂亮白嫩美女在线观看| 69成人免费视频无码专区| 天天做天天摸天天爽天天爱| 中文国产成人精品久久不卡| 日本乱人伦aⅴ精品| 久久精品小视频| 最近更新在线中文字幕一页| 亚洲国产成人资源在线软件 |