《電子技術應用》
您所在的位置:首頁 > 電子元件 > 業界動態 > 簡談FPGA引腳信號分配的幾個原則

簡談FPGA引腳信號分配的幾個原則

2021-06-08
來源: Hack電子
關鍵詞: FPGA 引腳分配

  現在的FPGA正變得越來越復雜,向引腳分配信號的任務曾經很簡單,現在也變得相當繁復。下面這些用于向多用途引腳指配信號的指導方針有助于設計師根據最多到最少的約束信號指配原則提前考慮信號指配,并減少反復的次數。

  這里有一個前提,即假定設計師已經根據設計的大概規模和信號要求確定了目標器件范圍和型號。對以下每一步都應在考慮單極信號前優先考慮差分對信號。

  最先指配那些只能在特定引腳上工作的特殊信號,正常情況下是指串行I/O信號和全局時鐘信號。其次指配大型和/或高速信號總線,特別是那些要跨越多個庫或區域的信號。如果總線需要局部時鐘,那么就要考慮具有更多局部時鐘引腳的庫或區域,并先指配局部時鐘。

  如果針對FPGA器件采用了多種I/O標準,那么設計師還必須先考慮將I/O信號映射到庫/區。這一步需要慎重考慮,因為許多I/O標準和參考電壓是不兼容的。一些I/O標準要求在特殊引腳上輸入參考電壓,使得這些引腳不可再用于一般用途。將高速輸出和雙向信號分開指配在一定程度上可避免同時開關輸出噪聲(SSO)問題。

  第三,采用第二步中相同的基本規則指配速度較慢和約束較少的總線,但不用太多考慮SSO等問題。第四,最后完成個別信號的指配。如果只剩下少量引腳,或在第一次反復時用完了所有的引腳,可以考慮選用具有更多I/O數量的下一種器件,因為根據市場情況肯定還會臨時增加某些功能,而且沒有哪個設計師愿意在設計的最后階段再做一遍指配過程吧。

  在以上每一步中,要建立含有正確信號分配和I/O標準的約束文件,以及含有I/O設計部分的HDL文件。然后再開始布局和布線,因為按從最多約束信號到最少約束信號的順序可以更好地發現錯誤。





本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: gogogo高清在线观看中国| 久久精品国产99久久久古代| 精品久久欧美熟妇WWW| 国产午夜福利片| 中文字幕天天干| 国产麻豆欧美亚洲综合久久| 一级特黄a视频| 日日躁夜夜躁狠狠躁超碰97| 久久综合亚洲鲁鲁五月天| 欧美巨大精品videos| 亚洲精品自产拍在线观看动漫| 精品久久久无码人妻中文字幕 | 亚洲av无码不卡在线播放| 欧美福利视频网| 亚洲美女视频网站| 看全色黄大色大片| 后入内射欧美99二区视频| 色综合久久伊人| 国产做受视频激情播放| 黑人巨大两根69gv| 国产毛片久久久久久国产毛片| 2020夜夜操| 国产高清视频网站| 99久久久国产精品免费蜜臀| 天堂а√在线最新版在线8| www国产精品| 少妇高潮惨叫久久久久久| 中国女人一级毛片| 成年人在线看片| 中文字幕精品无码亚洲字| 日本午夜在线视频| 久久人妻无码中文字幕| 日韩中文字幕在线观看| 久久这里只精品99re免费| 校服白袜男生被捆绑微博新闻| 亚洲免费观看网站| 欧美性猛交xxxx乱大交3| 亚洲成a人片在线观看精品| 欧美精品xxxxbbbb| 亚洲最大综合网| 欧美福利一区二区三区|