編者按:自2014年國家集成電路產業投資基金成立以來,中國集成電路產業迎來發展的新一波高潮,包括IC設計、制造、封裝和測試等半導體產業鏈各個環節的企業,都開始在戰略布局和市場拓展方面做了新的謀劃。不久前,借“中國集成電路設計業2016年會暨長沙集成電路產業創新發展高峰論壇”之機,筆者有幸采訪了若干企業的高管,讀者從他們的言語中,可以看出未來中國集成電路產業發展的美好藍圖。
成都銳成芯微科技股份有限公司總經理向建軍
向建軍表示,在集成電路設計產品規模越來越大,越來越復雜的趨勢下,單個IP核的簡單疊加已經不能滿足客戶的需求,平臺化IP解決方案已經成為滿足客戶需求的最佳途徑。
銳成芯微是一家全新的IP設計公司,從公司成立到現在為止,致力于極低功耗物聯網芯片的IP開發和整個系統平臺的搭建。
2016年6月份,銳成芯微宣布與位于加州硅谷的全球領先的Flash/MTP/OTP IP供應商Chip Memory Technology([CMT]) 實現戰略合并,共建完整的IOT(物聯網)與信息安全平臺。
據向建軍介紹,CMT在NVM儲存器上擁有多項專利,并開發了與CMOS工藝完全兼容的40nm/55nm/90nm/0.11um/0.18um上的OTP/MTP/Flash解決方案。這個合并意味著銳成芯微不僅可以提供完整的IOT平臺,同時也將打破儲存技術長期被國外企業壟斷的局面,成為國內唯一擁有該項技術的公司。合作起來之后我們搭建了一個非常完整的物聯網平臺,也就是說將來在物聯網芯片里面你所需要的所有IP,低功耗IP銳成芯微一家可以完全做到,我們可以這個IP搭建一個完整的解決方案。
無論是在成本上,功耗上,方案上,都遠遠優于單個的IP架構。CMT的邏輯Flash有一個特色就是在邏輯工藝上可以實現和Flash一樣的存儲性能,不需要增加任何保障,但是它的功耗比現有的Flash要低大概三分之一,而速度快三倍,而這個在物聯網里面是一個巨大的好處。
例如,銳成芯微最近開發了一個M0+平臺,整個芯片全部運轉起來的功耗低于選用Flash的功耗,僅僅Flash讀的功耗都比整個芯片要高。
銳成芯微專注于物聯網和信息安全領域,打造一個完整而且針對物聯網量大、單一品種比較多特點的平臺,針對市場能夠快速提供一套方案,把整個設計周期從原先一年半能夠縮短到6到9個月時間。
同時在低功耗技術方面,銳成芯微也做了相當多的創新。
向建軍表示,低功耗的實現要從所有細節上去摳,如果僅僅簡單說設計有多好,設計能力多強,對于工藝多理解,這個是不可能做出來極低功耗的。任何一種超低功耗都離不開工藝這塊的更新和提高,但是在同一個工藝基礎上,我們可以設計到我們的analog(音)跟市面上相比較都可以做到只有別人的十分之一甚至百分之一的功耗,現在甚至于到了千分之一的功耗,它是動態功耗,靜態功耗也可以做到遠遠比別人低。
在整個設計一套完整的解決方案,互相之間的配合去優化它,把每一個狀態,每一個模塊的工作電流做到最低,這是我們現在一種設計學,應該說是一個完整的一套聯動的方案。