《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 可配置的通用線陣CCD驅動電路的研究與設計
可配置的通用線陣CCD驅動電路的研究與設計
來源:電子技術應用2013年第12期
張 亮1,劉潤民2
1.國網寧夏電力公司信息通信公司,寧夏 銀川750001; 2.西安交通大學 電子信息工程學院,陜西 西安710049
摘要: 隨著CCD在圖像傳感和非接觸測量領域的深入應用,人們對其精度和功耗等性能的要求日益提高。為設計出與之相匹配的驅動電路以保證CCD輸出高質量的圖像,在對兩種典型線陣CCD芯片性能分析的基礎上,研究并設計出一種可配置的通用線陣CCD驅動電路芯片,為設計CCD驅動電路提供了一種新思路。
中圖分類號: TN47
文獻標識碼: A
文章編號: 0258-7998(2013)12-0055-03
Research and design of driver circuit about configurable and general linear array CCD
Zhang Liang1,Liu Runmin2
1.Information & Communication Company of State Grid Ningxia Electric Power Corp.,Yinchuan 750001,China; 2.School of Electronics and Information Engineering,Xi′an Jiaotong University,Xi′an 710049,China
Abstract: With in-depth applications in image sensor and modern measurement,the performance requirements about the accuracy and power consumption are also increasing. In order to design appropriate CCD drive circuit to ensure high quality images,based on two typical linear CCD chip,this paper studies and designs driver circuit about configurable and general linear array CCD,which provides a new idea for the design of CCD driving circuit.
Key words : general linear CCD;driving circuit;configurable;image sensor

    電荷耦合器件CCD(Charge Coupled Devices) 可以將光信號轉變為電信號,在一定的驅動信號匹配下,實現圖像的獲取、傳輸和存儲。因其具有尺寸小、精度高、功耗低、壽命長等優點,被廣泛應用于圖像傳感和現代測量領域。只有各種驅動信號與CCD合理配合才能充分達到CCD良好的光電轉換特性要求,輸出高質量的圖像,因此驅動電路的設計就成為CCD能否廣泛應用的關鍵所在。但現階段不同類型CCD芯片的驅動時序要求也不同,目前一般是用單片機或者直接數字電路驅動方法產生, 其缺點是裝配調試工作量大, 投資較多。另外特定的CCD必須由特定的時序驅動信號,這就使CCD的驅動電路很難得到規范化和產品化。因此,快速且方便地設計出CCD驅動電路并將其通用化和產品化,將成為CCD應用技術中的關鍵[1]。

1 CCD驅動電路簡介
    CCD驅動電路的作用是產生保證CCD器件正常工作的轉移信號、傳輸信號、采樣保持信號和復位信號等。其中復位信號的作用主要是實現光敏單元、移位寄存器、放大輸出柵及A/D所需的清零信號;轉移脈沖信號主要包括水平轉移信號和垂直轉移信號,即在正確的轉移脈沖的作用下要能夠使電荷按照一定的時序從存儲區轉移到水平移位寄存器中,然后再轉移到輸出端。
1.1 現狀分析
    當前CCD驅動電路設計存在的問題:(1)不同類型CCD芯片對于驅動電路的要求也不一樣,這增加了設計驅動電路的難度;(2)針對特定CCD設計專用的驅動電路,設計周期長且很難做到規范化和產品化;(3)目前CCD驅動電路一般是用單片機或直接數字電路驅動方法產生, 這些方法的缺點是裝配調試工作量大, 投資成本較高。
    因此,假如能找出各種CCD驅動時序的異同點,將其整合在同一塊芯片中,僅僅通過改變軟件設置就可以應用在不同的CCD中,就可以大大節約芯片設計時間和成本,為設計CCD驅動電路芯片提供新思路。
1.2 兩種線陣CCD的結構分析
    針對普通線陣CCD-TH7834C和TDI型CCD-IT-EA-4096,對其驅動信號和結構進行分析,找出結構和時序的異同點,設計一個可配置通用的線陣CCD驅動電路。
1.2.1 普通線陣TH7834C
    TH7834C為線陣CCD,通過分析其芯片引腳功能和主要時序可以看出,當給定外部信號CLK、復位信號RESET、同步信號SYN時,需要按照時序要求產生出移位控制信號和曝光控制信號。因此,TH7834C控制原理圖中應該包括寄存器模塊、串口模塊、移位控制信號產生模塊和曝光控制信號模塊,如圖1所示。


1.2.2 IT-EA-4096
    通過分析IT-EA-4096芯片引腳功能和主要時序可以看出,當給定外部信號CLK、復位信號RESET、同步信號SYN時,需要按照時序要求產生出水平控制信號和垂直控制信號。因此,IT-EA-4096控制原理圖中應該包括寄存器模塊、串口模塊、水平控制信號產生模塊和垂直控制信號模塊,如圖2所示。其工作過程是:首先要根據配置寄存器中的信息產生相應的復位信號,然后再產生水平和垂直控制信號,使控制信號通過移位寄存器輸送至放大端并輸出。

1.3 可配置通用線陣CCD驅動電路的結構分析
    從以上兩種典型線陣CCD的分析中可以看出,所有線陣CCD驅動時序從總體上都可以劃分為垂直轉移時序和水平轉移時序。本設計中是由中間信號Syn/P來區分,垂直信號與水平信號都以Syn/P為同步基準設置構造出各自時序,步驟如下:
    (1)生成中間信號,通過設置行同步時間、垂直轉移周期(如果是外同步還要設置垂直推移時間)在整體上劃分開垂直轉移區間與水平轉移區間。
    (2)生成LF0~LF7信號,以內同步的基準在垂直轉移區間構造低頻垂直轉移信號。對于IT-EA-4096有CI1、CI2、CI3、TCK信號,對于TH7834無此類信號。
    (3)生成HF0~HF7信號,以內同步的基準在垂直轉移區間構造線陣CCD的高頻水平轉移信號。
    根據上述兩種CCD的控制需求,最終目的是設計一個可配置的通用CCD驅動電路,它主要由復位序列模塊、內同步產生模塊、曝光控制模塊、水平轉移模塊、寄存器組模塊和I2C模塊構成,電路結構如圖3所示。在外部時鐘和同步信號的作用下,根據內部控制寄存器的設置,產生相應的垂直轉移脈沖、水平轉移脈沖和曝光控制等信號。內部控制寄存器的設置可以上電加載E2PROM數據,也可以通過I2C等串口在線調整[2]。

2 可配置通用線陣CCD驅動電路的實現過程
    在詳細分析各功能模塊的基礎上用Verilog進行硬件模塊描述,然后利用ModelSim工具進行功能仿真及系統仿真,并采用SMIC 0.18 μm CMOS工藝庫,利用Synopsys的Design Compiler工具在一定的約束條件下進行邏輯綜合,用Prime Time工具在綜合后進行了靜態時序分析,最后利用Astro工具進行了版圖設計和DRC、LVS版圖驗證[3]。
2.1 可配置通用線陣CCD驅動電路的結構分析
    以復位模塊為例,主要從輸入、輸出、作用、配置表和時序圖幾個模塊來說明。此模塊的輸入主要有時鐘和清零信號,其作用是使能信號并且控制焦面其他器件的上電順序;輸出主要為芯片輸出使能信號、上電復位信號和其他芯片輸出控制信號。具體配置如表1所示。

2.2 可配置的通用線陣CCD的前端設計
    對各模塊進行功能仿真后,經分析可看出均已達到IT-EA-4096和TH7834C的時序要求。同時還要進行系統仿真[4],才能保證系統的功能是正確的,圖4所示為仿真結果。
2.3 可配置的通用線陣CCD的邏輯綜合
    在本設計中采用SMIC 0.18 μm CMOS工藝庫,利用Synopsys的Design Compiler工具在一定的約束條件下完成了邏輯綜合,同時考慮到本設計的規模和綜合的時間等多方面因素,選擇自頂向下(top-down)綜合策略。經過邏輯綜合后,分別得到面積報告及分析、時序報告及分析、功耗報告及分析,DC功耗報告如圖5所示。可得到動態功耗為7.392 2 mW,初步綜合結果均達到設計要求。然后導出門級網表和SDC(Synopsys Design Constraints)文件,這些文件將在后面的版圖設計中用到。門級網表可以提供整個設計的結構信息,SDC文件可以為后面的Astro版圖設計提供時序約束文件。


2.4 基于Astro的版圖設計
      經過邏輯綜合和靜態時序分析之后,檢查并確認設計滿足要求,再進行版圖設計。本設計中主要采用Synopsys公司的Astro工具進行版圖設計,通過設計與時序規則的設定、版圖規劃、布局、時鐘樹綜合、自動布線、DFM步驟后,可將前端設計得到的門級網表文件轉化成為物理版圖,并經過DRC及LVS驗證。
2.5 靜態時序分析
    采用Synopsys公司的PrimeTime對該設計進行靜態時序分析。本設計中主要在版圖設計之前做一次靜態時序分析,此時還沒有具體的連線延時信息,只能通過設置線負載模型來處略估算延時。雖然這時的時序分析并不準確,但可以檢查建立時間是否滿足設計要求。當完成版圖設計后,可以通過提取計生參數文件獲得更加準確的延時信息,此時再進行靜態時序分析就能很好地反應實際電路的工作情況,這時主要檢查CLK的建立時間和保持時間是否滿足時序要求。經過設計數據讀入、工作環境及分析模式設定、STA的約束條件設置、設計檢查,最終進行靜態時序分析STA后,可以得到STA覆蓋率分析報告、布圖前STA建立時間報告(Slack=6.039 ns)、布圖前STA保持時間報告(Slack=0.940 ns)、布圖后STA建立時間報告(Slack=6.250 ns)、布圖后STA保持時間報告(Slack=0.978 ns)。可以看出布圖前、后關于建立時間、保持時間的靜態時序分析都滿足設計要求。布圖后STA保持時間報告如圖6所示。

 

 

    本文針對兩種典型線陣CCD芯片,詳細分析了其驅動時序的異同點,提出了設計一款可配置的通用CCD
驅動電路的思想,并通過功能仿真、邏輯綜合、靜態時序分析、版圖設計等環節驗證了該設計的可行性,使得CCD驅動電路向規范化和產品化邁進成為可能。
參考文獻
[1] 王慶有.CCD應用技術[M].北京:電子工業出版社,2003.
[2] 黃文林,楊光永,胡國清.基于CPLD和Verilog的高精度線陣CCD驅動電路設計[J].科學技術與工程,2012,20(30):52-57.
[3] 汪濤,徐正安.基于FPGA的RISC的設計和仿真[J].微型機與應用,2012,31(15):29-32.
[4] 洪冰心,鄭力新.一種基于FPGA的AD9945驅動設計[J].微型機與應用,2011,30(18):23-25.

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 97超级碰碰碰碰久久久久| 久久99久久99精品免视看动漫| 浮力影院欧美三级日本三级| 四虎国产精品成人免费久久| 911亚洲精品| 国产精品国产三级国产av中文| 99热在线播放| 奇米影视7777狠狠狠狠色| 不用付费的黄色软件| 日本欧美视频在线| 久久精品水蜜桃av综合天堂| 欧美不卡视频在线观看| 亚洲欧洲日产国码无码久久99| 狠狠色狠狠色综合伊人| 免费女人18毛片a级毛片视频 | 久久综合久久综合久久| 欧美卡4卡1卡2卡3超清免费| 亚洲欧美精品成人久久91| 狠狠97人人婷婷五月| 免费传媒网站免费| 精品国产亚洲AV麻豆| 台湾佬在线观看| 老司机午夜电影| 国产一区二区三区在线观看视频| 香蕉视频禁18| 国产成人免费网站在线观看| 亚洲国产成a人v在线观看| 国产精品国产三级国产a| 4480新热播影院| 国产精品爽爽ⅴa在线观看| 97久久精品人人澡人人爽| 大荫蒂女人毛茸茸图片| aaa特级毛片| 大色皇大久久大久久| AV无码精品一区二区三区宅噜噜| 天天操天天舔天天干| a毛片久久免费观看| 大狠狠大臿蕉香蕉大视频| 99精品国产高清自在线看超| 大伊香蕉在线精品不卡视频 | 67pao强力打造高清免费|