《電子技術應用》
您所在的位置:首頁 > 電源技術 > 設計應用 > 有負電勢的反相電平轉換電路
有負電勢的反相電平轉換電路
摘要: 數字系統設計要求考慮使用多個核心電壓。存儲器工作在1.8V,I2C和FPGA器件的工作電壓為3.3V,微控制器工作在5V,而電荷耦合器件圖像傳感器則需要-9V~8V的工作電壓。每種器件的時鐘必須適應于其工作電壓。
Abstract:
Key words :

 

數字系統設計要求考慮使用多個核心電壓。存儲器工作在1.8V,I2C和FPGA器件的工作電壓為3.3V,微控制器工作在5V,而電荷耦合器件圖像傳感器則需要-9V~8V的工作電壓。每種器件的時鐘必須適應于其工作電壓。

  可以用下圖中的電平轉換電路,將輸入時鐘信號調整到適當的邏輯高和邏輯低電平,包括負電壓。這種特性對于需要負電壓的器件很方便,如電荷耦合器件傳感器。雖然電路的輸出時鐘會相對輸入時鐘做180°反相,但這個反相并不影響器件的功能。

反相電平轉換電路

  這是一款簡單而快速的電平轉換電路,可以將輸入時鐘調節為適應正、負電壓電平。

  電平轉換電路包括快速切換的晶體管Q1和Q2.用戶選擇電平轉換為高和轉換為低,這是直流偏置電壓,連接到晶體管的射極,以匹配于所需要的輸出高邏輯電平和低邏輯電平。C1、R1、D1、C2、R2和D2使Q1和Q2的基極電壓保持在接近于射極電壓。

輸入與輸出電鐘

  由于存儲器和電荷耦合器件傳感器通常有高頻時鐘,因此可以通過選擇C1和C2防止低頻噪聲的通過。圖中的電路用了一個20MHz的信號做測量(下表),因此C1和C2的值都采用100pF.當輸入電壓的時鐘為低時,Q1導通而Q2關斷,將輸出電壓的時鐘驅動到電平轉換的高電位。當輸入電壓的時鐘為高時,Q1關斷而Q2導通,將輸出電壓的時鐘驅動到電平轉換的低電位,即使該電位相對地為負。

  由于電路有高的切換速度,元件引線要盡量短,以減少電感,尤其是C3至C6與各自相應晶體管射極的接線,以及連接地層或輸出地回路。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 男高中生大粗吊gvlive| 国产激情久久久久影| 少妇被躁爽到高潮无码人狍大战| 久久婷婷丁香五月综合五 | 国产男女爽爽爽爽爽免费视频 | 天堂新版8中文在线8| 一级做a爰全过程免费视频 | 老子影院我不卡在线理论| 国产免费久久精品99久久| 亚洲午夜国产精品无码| 爽爽影院在线看| 免费日韩在线视频| 糖心VLOG精品一区二区三区| 国产偷人视频免费观看| 91手机视频在线| 国产粗话肉麻对白在线播放| 777成了人乱视频| 国产高清国内精品福利| av无码a在线观看| 好男人社区在线www| 两个人一上一下剧烈运动| 揄拍成人国产精品视频| 久久99九九99九九精品| 日本三级在线视频| 久久人妻少妇嫩草AV蜜桃| 日韩大片免费观看视频播放| 亚欧洲精品在线视频免费观看| 欧美一级手机免费观看片| 亚洲免费电影网站| 欧美亚洲综合在线| 亚洲午夜国产精品无码| 欧美一级特黄啪啪片免费看| 亚洲专区区免费| 校花被折磨阴部流水| 亚洲一区二区三区在线观看网站| 欧美一级免费看| 亚洲videosbestsex日本| 欧美国产日韩a在线观看| 亚洲午夜久久久影院伊人| 欧美亚洲综合另类在线观看| 亚洲一区二区三区国产精华液|