《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > FPGA設計經驗之邊沿檢測
FPGA設計經驗之邊沿檢測
摘要: 在一個時鐘頻率16MHz的同步串行總線接收電路里,串行總線波特率為1Mbps。在串行總線的發送端是在同步時鐘(1MHz)的上升沿輸出數據,在接收端在同步時鐘的下降沿對輸入數據進行接收采樣。在這個接收電路里檢測同步時鐘的下降沿是必不可少的。假設主時鐘-clk,同步時鐘-rck,同步數據-data。
關鍵詞: FPGA 邊沿檢測
Abstract:
Key words :

  在同步電路設計中,邊沿檢測是必不可少的!

  例如:在一個時鐘頻率16MHz的同步串行總線接收電路里,串行總線波特率為1Mbps。在串行總線的發送端是在同步時鐘(1MHz)的上升沿輸出數據,在接收端在同步時鐘的下降沿對輸入數據進行接收采樣。在這個接收電路里檢測同步時鐘的下降沿是必不可少的。假設主時鐘-clk,同步時鐘-rck,同步數據-data。

  有些人在邊沿檢測的時候就喜歡這樣做:

       

  但是大家忽略了一種情況,就是clk與rck之間比沒有必然的同步關系,當rck的下降沿剛好略滯后于clk的上升沿(大概幾個ns),這樣就會使高電平 保持時間不足,就會發現在本時鐘上升沿時還是rck_dly=‘1’ and rck=‘1’,而在下一個時鐘的上升沿來的時候,就會出現rck_dly=‘0’ and rck=‘0’,所以就不會有rck_dly=‘1’ and rck=‘0’的情況出現??! 從而導致丟失數據。

  如果用下面的方法就可以避免上面的情況,并且可以做到正確無誤地接收數據:

      

  至于以上電路為什么就可以克服上面出現的情況,就留給大家分析了。

  不得不承認后一種方法所耗的資源要比前一種方法多(一個觸發器),但是就可以大大提高可靠性,這絕對是物有所值??!

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 国产成人久久综合二区| 女仆的胸好大揉出奶水| 亚洲五月天综合| 爱看精品福利视频观看| 午夜爽爽爽男女免费观看影院 | 亚洲小说区图片区另类春色| 男人边吃奶边做性视频| 又黄又爽又色的视频在线看| 蜜桃成熟之蜜桃仙子| 国产成人精品999在线观看| xxxx黑人da| 国产精品第九页| 97色精品视频在线观看| 天天爱天天做天天爽天天躁| 丁香花在线观看免费观看图片| 日产精品久久久久久久性色 | 精品福利视频一区二区三区| 国产亚洲欧美另类专区| 香蕉免费在线视频| 国产成人亚洲午夜电影| 国产三级毛片视频| 国产精品66在线观看| 手机在线看片国产日韩生活片| 国内外成人在线视频| 99视频精品国在线视频艾草| 女警骆冰被黑人调教免费阅读小说| 三上悠亚日韩精品| 成人午夜视频在线播放| 中文字幕理伦午夜福利片| 日本tvvivodes人妖| 久久久无码中文字幕久...| 日韩大片免费看| 么公的好大好硬好深好爽视频想要| 极品校花yin乱合集| 亚洲一线产区二线产区精华| 欧美日韩亚洲二区在线| 亚洲毛片在线免费观看| 污污的软件下载| 亚洲欧美日韩精品专区| 沦为色老头狂欲的雅婷| 亚洲精品成人网久久久久久|