《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 基于DDS跳頻信號源的設計與實現[圖]
基于DDS跳頻信號源的設計與實現[圖]
摘要: 數字頻率合成(DDS)結構簡單、易于控制,產生的跳頻信號具有很高的頻率分辨率和頻率轉換速度。文章通過對DDS原理的分析,在FPGA平臺下對基于DDS的跳頻信號源進行設計,并通過優化參數設置,進一步提高跳頻信號源的整體性能。
Abstract:
Key words :
0 引言

跳頻通信具有較強的抗干擾、抗多徑衰落、抗截獲等能力,已廣泛應用于軍事、交通、商業等各個領域。頻率合成器是跳頻系統的心臟,直接影響到跳頻信號的穩定性和產生頻率的準確度。目前頻率合成主要有三種方法:直接模擬合成法、鎖相環合成法和直接數字合成法(DDS)。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個參考頻率中產生多個所需的頻率。該方法頻率轉換時間快(小于100ns),但是體積大、功耗高,目前已基本不用。鎖相環合成法通過鎖相環完成頻率的加、減、乘、除運算。該方法結構簡單、便于集成,且頻譜純度高,目前使用比較廣泛,但存在高分辨率和快轉換速度之間的矛盾,一般只能用于大步進頻率合成技術中。DDS是近年來迅速發展起來的一種新的頻率合成方法。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合跳頻通信的要求。

1 DDS的基本原理

DDS的原理如圖1所示,包含相位累加器、波形存儲器(ROM)、數模轉換器(DAC)和低通濾波器4個部分。在參考時鐘的驅動下,相位累加器對頻率控制字N位進行累加,得到的相位碼L作為ROM的地址,根據地址ROM輸出相應幅度的波形碼,然后經過DAC生成階梯波形,經低通濾波器后得到所需要的連續波形。

基于DDS跳頻信號源的設計與實現

理想單頻信號可以表示為Y(t)=Usin(2πf0+θ0)。如果振幅U和初始相位θ0為一個常量,即不隨時間變化,則輸出頻率由相位唯一確定f0=θ(t)/2πt。

以采樣頻率fc(Tc=1/fc)對單頻信號進行抽樣,則可得到相應的離散相位序列

基于DDS跳頻信號源的設計與實現

其中△θ·n=2πf0/fc是連續兩次采樣之間的相位增量,控制△θ可以控制合成信號的頻率。把整個周期的相位2π分割成q等份,每一份δ=2π/q為可選擇的最小相位增量,得到最低頻率輸出fmin=δ/2πTc=fc/q,經過濾波后得到S(t)=cos(2πfct/q)。

如果每次相位的增量選擇為δ的R倍,即可得到信號頻率f0=Rδ/2πTc=Rfc/q,相應得到的模擬信號為S(t)=cos(2πfcR/q)。

由以上原理可知,DDS輸出信號的頻率與參考時鐘頻率及控制字之間的關系為f0=K·fc/2N,式中f0為DDS輸出信號的頻率,K為頻率控制字,fc為參考時鐘頻率,N為相位累加器的位數。在波形存儲器中寫入2N個正弦波數據,每個數據有D位。不同的頻率控制字導致相位累加器的不同相位增量,從而使波形存儲器輸出的正弦波的頻率不同。

2 基于DDS的跳頻信號產生核心模塊的設計

圖2為基于DDS跳頻信號產生的總體設計。

基于DDS跳頻信號源的設計與實現

如圖2所示,整個系統由兩個部分組成,即邏輯地址控制單元和DDS單元。其中DDS單元又包括相位累加器和ROM查詢表。邏輯地址控制單元用來產生不同的頻率控制字,改變相位累加器的累加值。DDS單元依據頻率控制字產生相應頻率的信號。

2.1 邏輯地址控制單元

在本設計中,邏輯地址控制單元由一個6級移位寄存器和6位存儲器構成。系統時鐘clk經過64分頻后得到時鐘clk_64,將clk_64作為邏輯地址控制單元的驅動時鐘。當一個時鐘clk_64上升沿到來時,r(1:5)=r(0:4)同時基于DDS跳頻信號源的設計與實現。這樣移位寄存器中的狀態將改變,并存入存儲器中,得到頻率控制字k(5:0)。

2.2 DDS單元

DDS單元為本設計的核心,由相位累加器和ROM查詢表兩部分組成。在頻率控制字(5:0)的控制下產生相應頻率的信號。

2.2.1 相位累加器

相位累加器是DDS的重要的組成部分。被用來實現相位的累加,并將其累加結果存儲。如果相位累加器的初值為φ0,則經過一個時鐘周期后相位累加器值為φ1,即φ1=φ0+k,其中k為頻率控制字。當經過n個時鐘周期后φn=φ0+nk。可見φn為一等差數列。

在本文中基于FPGA的相位累加器設計如圖2所示。從圖2中可以看出,相位累加器由一個數字全加器和一個數字存儲器構成。為了提高DDS輸出頻率的分辨率,一般要求n足夠大,這樣就要求ROM中存儲大量數據。但是考慮到硬件資源有限,所以在相位累加器中采用了截短處理,這樣既可保證較小的頻率分辨率,又節省了硬件資源。

2.2.2 ROM查詢表

ROM中所存儲的數據是數字波形的幅值,在一個系統時鐘周期內,相位累加器將輸出一個位寬為L的序列對其進行尋址,經過低通濾波器后得到所需要的波形。若相位累加器的輸出序列的位寬L=16,ROM中存儲的數據位寬為M=16,可以計算出ROM的存儲量為2L×M=1048576bits,雖然一塊FPGA開發芯片上提供了大量的ROM,可以顯著提高輸出信號頻率精確度和信號幅值準確性,但這樣會使成本提高、功耗增大。
在保證輸出信號具有良好頻率分辨率的前提下,以產生正弦信號為例,考慮到基于DDS產生的正弦波具有周期性,因此本設計的ROM中存儲1/4周期正弦波。如圖2所示為存儲1/4周期正弦波形ROM查詢表設計。利用正弦信號的對稱性,通過改變ROM存儲器地址及對其輸出端控制,最終得到整周期正弦信號。

3 仿真結果及分析

3.1 DDS單元仿真結果及分析

3.1.1 仿真參數

為分析本設計中DDS所產生頻率的精確度,現使用Xilinx ISE 8.11中DDS IP Core進行對比,在同等仿真參數條件下,分別對本設計的DDS和DDS IP Core進行仿真測試。表1中分別給出基于本設計DDS和DDS IP Core的仿真參數。

基于DDS跳頻信號源的設計與實現

3.1.2 仿真結果及分析

如圖3所示,clk是系統時鐘,new_dds_sine為在頻率控制字k=16時基于本設計DDS產生的頻率為1.5625MHz(理論值)的正弦波,dds_ip_ core_sine為基于DDS IP Core產生的頻率為1.5625MHz(理論值)的正弦波。

基于DDS跳頻信號源的設計與實現

圖4給出在k為1~16時,本設計的DDS所產生信號的頻率和DDS IP Core所產生信號的頻率與理論頻率值的對比。從圖中可以看出,本設計DDS所產生的信號頻率與理論頻率值比較接近,且本設計DDS中ROM查詢表中存儲的點數少,從硬件的角度考慮更加節省資源,能耗更低。

基于DDS跳頻信號源的設計與實現

3.2 基于FPGA跳頻信號仿真結果

圖2中給出了基于本設計DDS跳頻信號生成的總體設計圖。共由四部分組成:系統時鐘、分頻器、邏輯地址控制單元及DDS單元。跳頻信號的產生是通過隨機地改變頻率控制字來達到改變信號的輸出頻率,圖5給出了系統工作流程圖。

基于DDS跳頻信號源的設計與實現

如圖5所示,系統時鐘clk經過64分頻得到clk_64。邏輯控制單元由6級移位寄存器構成。在每個clk_64上升沿到來時,邏輯控制單元將產生一個6位的頻率控制字(k)。當DDS使能信號ce為高電平時,DDS將停止工作。當ce為低電平時,在clk上升沿時DDS被觸發,在當前狀態下k的控制下,得到相應地址所對應的信號幅值。當k沒有變化時,DDS輸出正弦信號的頻率沒有任何變化,在一個clk_64上升沿到來時,k發生變化,從而使得DDS輸出的正弦信號的頻率發生變化。當復位信號reset為高電平時,邏輯地址控制單元和DDS單元同時回到初始狀態,并保持不變,輸出端dds_FH輸出一直為零。當reset變為低電平時,在一個clk上升沿時系統開始工作。

基于DDS跳頻信號源的設計與實現
     基于DDS跳頻信號源的設計與實現

為方便觀察仿真結果,本設計采用ModelSim SE 6.1d作為仿真波形測試軟件。通過3.1節分析,由于本設計的DDS所產生的頻率性能穩定,且跳頻信號的誤差并不累加。因此本節只給出仿真結果,不做其性能分析。圖6為基于DDS的跳頻信號,圖6給出圖5中各個控制信號的仿真結果。表2中給出圖6中不同頻率控制字所對應的正弦信號的頻率與理論值的對比,可以看出本設計的DDS與理論值的誤差較小。由于ROM中存儲的點數較少,更加節省資源。

4 結束語

在FPGA硬件平臺下設計基于DDS的跳頻信號產生系統,不僅實現了大量數據快速運算,提高了仿真的速度,而且可以靈活、重復地對系統的參數進行優化配置,便于提高跳頻系統的性能。本文所設計的DDS,結構簡單、硬件資源占用率少,且產生頻率相對準確。根據對所需跳頻信號精確度要求的不同,合理配置參數,協調硬件資源與頻率準確之間的矛盾關系,最終實現跳頻系統的最優配置。

此內容為AET網站原創,未經授權禁止轉載。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
久久精品官网| 国产精品福利在线观看网址| 亚洲视频一区二区在线观看| 亚洲成人在线视频播放 | 亚洲精品免费在线观看| 欧美在线视频免费| 亚洲欧美久久久久一区二区三区| 亚洲美女中出| 亚洲激情图片小说视频| 在线免费日韩片| 亚洲大胆av| 在线观看亚洲精品| 在线观看成人av电影| 一区二区三区在线视频播放 | 国产毛片一区二区| 国产精品一区=区| 国产精品欧美风情| 国产精品亚洲不卡a| 国产精品每日更新在线播放网址| 欧美视频精品在线| 欧美午夜精品一区| 国产精品久久久久999| 国产精品福利网| 国产精品日韩欧美一区二区| 国产精品日日摸夜夜摸av| 国产乱肥老妇国产一区二| 国产女主播视频一区二区| 国产美女精品免费电影| 国产亚洲福利| 韩日成人av| 亚洲精品1区2区| 亚洲另类视频| 亚洲丝袜av一区| 校园激情久久| 亚洲第一网站免费视频| 亚洲欧洲一区二区在线观看| 99在线视频精品| 亚洲一二三区精品| 欧美一区二区三区四区在线| 久久精品视频亚洲| 免费亚洲电影在线| 欧美日韩美女在线观看| 国产精品免费福利| 国产一区91| 最新国产成人在线观看| 亚洲图片在线观看| 欧美一区91| 91久久久亚洲精品| 亚洲视频电影图片偷拍一区| 亚洲欧美激情视频| 久久久久这里只有精品| 欧美激情一区二区三区高清视频| 欧美午夜精品理论片a级大开眼界 欧美午夜精品理论片a级按摩 | 卡一卡二国产精品| 欧美久久久久久| 国产精品一卡| 影音先锋日韩精品| 一本色道久久99精品综合| 新狼窝色av性久久久久久| 91久久亚洲| 亚洲欧美日韩一区二区在线| 久久久久国产精品午夜一区| 欧美精品情趣视频| 国产欧美高清| 亚洲欧洲三级电影| 欧美一区二区三区免费大片| 亚洲毛片视频| 久久精品国产亚洲a| 欧美精品免费视频| 国产一区二区三区四区五区美女| 亚洲人成亚洲人成在线观看| 亚洲欧美影院| 一区二区三区精密机械公司 | 久久久久这里只有精品| 欧美视频观看一区| 今天的高清视频免费播放成人| 日韩午夜精品| 亚洲高清在线| 亚洲欧美在线免费观看| 欧美风情在线观看| 国产偷久久久精品专区| 一本久道久久久| 亚洲日本一区二区| 久久久亚洲成人| 国产精品久久久91| 亚洲免费不卡| 亚洲国产日韩欧美| 久久激情一区| 国产精品国产三级国产专播精品人 | 亚洲精品久久| 久久精品青青大伊人av| 欧美日韩综合在线免费观看| 尤物精品国产第一福利三区 | 欧美精品九九99久久| 韩国av一区二区| 亚洲欧美成人一区二区三区| 一区二区av| 欧美激情欧美激情在线五月| 狠狠色丁香久久综合频道| 亚洲欧美日韩区| 亚洲一区高清| 欧美精品一区视频| 亚洲大黄网站| 亚洲二区在线视频| 欧美一区二区三区在线视频| 欧美性做爰毛片| 日韩亚洲欧美在线观看| 亚洲精品字幕| 欧美1区3d| 在线看片第一页欧美| 久久成人免费电影| 久久高清国产| 国产日韩欧美综合在线| 亚洲永久免费视频| 亚洲综合国产| 国产精品夫妻自拍| 亚洲天堂激情| 亚洲欧美日本精品| 国产精品色婷婷久久58| 亚洲图片你懂的| 亚洲综合色视频| 国产精品国产三级国产专区53| 亚洲裸体在线观看| 99re亚洲国产精品| 欧美精品日日鲁夜夜添| 亚洲人成网站色ww在线| 99re6热只有精品免费观看| 欧美国产综合视频| 亚洲日本va午夜在线电影| 日韩午夜高潮| 欧美日韩精品一区二区| 999在线观看精品免费不卡网站| 一本久久a久久免费精品不卡| 欧美日韩一区二区在线观看视频| 日韩一二三在线视频播| 宅男噜噜噜66一区二区| 国产精品久久久久久久久借妻| 亚洲在线免费视频| 久久国产夜色精品鲁鲁99| 国产视频精品网| 久久国产一区二区三区| 免费不卡欧美自拍视频| 亚洲欧洲美洲综合色网| 亚洲视频精选| 国产精品免费aⅴ片在线观看| 午夜精品久久久99热福利| 久久精品国产久精国产爱| 黄色成人av网| 日韩视频专区| 国产精品福利网| 午夜一区在线| 嫩草影视亚洲| 亚洲日本欧美天堂| 亚洲综合电影| 国产亚洲a∨片在线观看| 亚洲国产欧美不卡在线观看| 欧美屁股在线| 亚洲一区二区在线免费观看| 久久精品国产综合精品| 亚洲国产精品久久| 亚洲一区二区三区在线视频| 国产午夜久久久久| 亚洲人成绝费网站色www| 欧美日韩成人综合| 亚洲欧美国产高清va在线播| 久久亚洲国产精品日日av夜夜| 伊伊综合在线| 亚洲专区一区| 狠狠干成人综合网| 亚洲视频在线免费观看| 国产在线高清精品| 亚洲美女黄网| 国产欧美精品日韩精品| 91久久国产自产拍夜夜嗨| 国产精品www| 亚洲国产精品黑人久久久| 欧美视频一区二区三区四区| 香蕉久久夜色精品国产| 欧美精品一区二区三| 亚洲免费伊人电影在线观看av| 麻豆乱码国产一区二区三区| 一区二区三区导航| 久久久噜噜噜| 亚洲最新视频在线播放| 久久亚洲欧美| 亚洲视频一二区| 欧美国产综合视频| 欧美一区二区三区成人| 欧美日韩午夜在线| 亚洲第一天堂av| 国产精品视频在线观看| 亚洲人屁股眼子交8| 国产乱码精品一区二区三区不卡| 91久久久久久久久久久久久| 国产精品―色哟哟| 99国产精品99久久久久久粉嫩| 国产午夜一区二区三区| 亚洲午夜高清视频| 亚洲国内自拍| 久久久久在线|