《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > SFI-4接口的數據處理
SFI-4接口的數據處理
摘要: SFI-4接口的數據處理分為I/O接口處理和用戶FIFO兩大功能,其中關鍵的部分是I/O接口處理,它把高速的數據在FPGA內部利用了Virtex-5器件內部的ISERDES、OSERDES和IODELAY資源進行了串并轉換和DPA(動態相位對齊)。下面來介紹各個功能部分的設計原理。
Abstract:
Key words :

  SFI-4接口的數據處理分為I/O接口處理和用戶FIFO兩大功能,其中關鍵的部分是I/O接口處理,它把高速的數據在FPGA內部利用了Virtex-5器件內部的ISERDES、OSERDES和IODELAY資源進行了串并轉換和DPA(動態相位對齊)。下面來介紹各個功能部分的設計原理。

 

(1)收端的RXI/F模塊   

來自I/O引腳的接收端數據一方面在FPGA I/0內部通過ISERDES進行串并轉換,然后把數據速率降低1/4供內部處理;另一方面用移相狀態機在IODELAY模塊上進行移相,多達64級,每級大約15 ps,直到采樣時鐘的上升沿對準數據有效窗口的中心位置。RXIF模塊處理后的效果如圖1所示。只做位對齊的前提是要求在分配I/O引腳時給SFI-4接口同方向的信號盡可能靠近,數據總線間Skew盡可能小,并且PCB布線要等長。

  圖1 RXI/F模塊處理后的效果   

(2) 收端的RX FIFO模塊   

使用此FIFO的目的是一方面把ISERDES輸出的共64位數據寫入FIFO;另一方面用用戶時鐘讀出FIFO數據給后端的用戶邏輯使用,最終達到隔離區域時鐘和用戶時鐘的目的。FIFO的位置如圖2所示。

  圖2 FIFO的位置   

(3)發送端的TXI/F模塊   

發送端的處理是內部己經處理好的數據經過FPGA I/O內部的OSERDES進行并串轉換輸出,如圖3所示的OSERDES部分。

  圖3 OSERDES部分   

(4) 發送端的TX FIFO模塊   

使用此FIFO的目與RX FIFO功能類似,區別在于讀出∏FO的數據通過OSERDES進行并轉串輸出。

 

  

 

 

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 午夜视频体验区| 国产精品100页| 中文字幕久无码免费久久| 日韩精品无码一区二区三区 | 影音先锋无码a∨男人资源站| 国产一区二区三区免费播放| 人人澡人人爽人人| 国产美女视频网站| AV无码免费一区二区三区| 征服人妇系列200| 丰满肥臀风间由美357在线| 激情内射亚洲一区二区三区爱妻| 国产在线播放网址| 你懂的在线播放| 尹人香蕉久久99天天| 久久久久777777人人人视频| 最好看最新日本中文字幕| 亚洲冬月枫中文字幕在线看| 欧美黑人巨大videos极品视频| 国产一区二区不卡免费观在线| 69视频在线观看免费| 天天操综合视频| 一区二区国产在线观看| 成人国产精品一级毛片视频| 亚洲av无码专区国产不乱码| 欧美群交在线播放1| 亚洲老妈激情一区二区三区| 精品久久久久久久九九九精品 | 久久久久久a亚洲欧洲aⅴ| 日韩人妻一区二区三区免费| 亚洲精品欧美综合四区| 草莓污视频在线观看午夜社区| 国产成人yy免费视频| 免费人成在线观看69式小视频| 国产精品久久久久影院嫩草| 2018天天操天天干| 国产精品综合一区二区| 一级毛片私人影院| 扒开双腿疯狂进出爽爽爽动态图| 久久丫精品国产亚洲AV| 日本一道在线观看|