《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA 的嵌入式塊SRAM 的設計
基于FPGA 的嵌入式塊SRAM 的設計
OFweek電子工程網</span>
摘要: 文章中提出了一種應用于FPGA的嵌入式可配置雙端口的塊存儲器。該存儲器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態下,可對所有存儲單元進行清零,且編程后為兩端口獨立的雙端存儲器。當與FPGA其他邏輯塊編程連接時,能實現FIFO等功能。
關鍵詞: FPGA 嵌入式 SRAM 存儲器
Abstract:
Key words :

  1 引言

  對于邏輯芯片的嵌入存儲器來說,嵌入式SRAM 是最常用的一種,其典型的應用包括片上緩沖器、高速緩沖存儲器、寄存器堆等。除非用到某些特殊的結構,標準的六管單元(6T)SRAM 對于邏輯工藝有著很好的兼容性。對于小于2Mb 存儲器的應用,嵌入式SRAM 可能有更好的成本效率并通常首先考慮。

  Xilinx 公司SRAM型FPGA 主要由配置存儲器、布線資源、可編程I/O、可編程邏輯單元CLB、塊存儲器BRAM 和數字時鐘管理模塊組成。它包含了分布式RAM,位于CLB中。每個CLB包含了16 × 1bit的SRAM結構。BRAM的加入既增加了RAM的容量,也可構成大型LUT,更完善了CLB 的功能。

  2 BRAM塊劃分

  現代數字系統對存儲器容量的存儲速率要求越來越高,讀訪問時間就是一個重要參數,它是從地址信號的出現到存儲在該地址上的數據在輸出端出現的時間延遲。提高BRAM 讀取速度的一個有效辦法是減小位線和字線上的總負載電容,這可以通過減少連接在同一字線和位線上的存儲單元數目來實現,即采用存儲陣列分塊技術。本電路采用設計多個BRAM的方法,每個BRAM都有自己的譯碼電路、敏感放大器和數據通道,各個BRAM 獨立工作,每個BRAM 的讀取時間得到了大大提高。

  3 BRAM塊設計

  3.1 BRAM與布線資源接口

  FPGA 中每個BRAM塊都嵌在內部連線結構中,與BRAM 直接相連的有RAMLINE、VLONG 和GLOBAL。左邊32根RAMLINE提供BRAM的地址輸入,也可以提供控制信號(CLK、WE、ENA、RST)的輸入。左邊兩組16 根RAMLINE 一起布線提供BRAM雙端口的數據輸入,右邊兩組RAMLINE提供BRAM雙端口數據輸出通道。4 根GLOBLE全局時鐘線優化用作時鐘輸入,提供較短的延遲和最小的失真。VLONG也被專門用作BRAM中WE、ENA、RST的控制輸入。RAMLINE 為BRAM專有布線,如從水平方向的SINGLE、UNIHEX、BIHEX通過可編程開關矩陣PSM 把信號輸送到RAMLINE 上,進而送到BRAM 用作地址、數據。而BRAM 的輸出也通過RAMLINE最終送到HLONG上。

  

  圖1 BRAM周圍布線

  相鄰BRAM 的RAMLINE 也可通過三態門連到下一級的RAMLINE,于是整列中的BRAM 可共享RAMLINE 上的數據。每個BRAM與FPGA其他電路的相連主要通過水平方向的4 組主要互連線完成。

  3.2 BRAM內部設計

  BRAM為真正的雙端口RAM,兩個端口完全獨立,每個端口可以配置為讀寫端口,并可以把BRAM配置成特定的數據寬度。

  3.2.1 可配置數據位寬實現方法

  配置邏輯中三位控制信號WIDTH_SEL《0∶2》連到BRAM中,同時對地址寬度、數據寬度進行控制。

  由于BRAM可以實現1、2、4、8、16 位的任意位寬,所以地址總線寬度、數據總線寬度都必須滿足其中任意一種模式下的要求。于是設計時使地址總線寬度為各種模式下的最大值,即1位時的地址寬度《11∶0》,其他模式下可使不用的地址位使能無效,進而獲得所需的地址位。數據總線寬度也設置為各種情況下的最大值,即16 位時的數據寬度《15∶0》,其他情況下選擇有用的數據位進行存儲。

  表1可見WIDTH_SEL《0∶2》對地址使能的控制,主要在于對地址《11∶8》的控制,其他位地址《7∶0》則一直有效。

  表1 不同數據位寬的地址使能

  

  由WIDTH_SEL《0∶2》另外譯碼產生一組數據控制信號,分別為S_1、S_2、S_4、S_8、S_16 控制數據如何分配到位線上。這當中* 根位線實行了分片,每片4 根:

  S_1有效:DI《0》可分配到16片中的任何一片上。

  S_2有效:DI《0∶1》可分配到《0∶1》、《2∶3》、《4∶5》?任何相鄰兩片上,每片1 位數據。

  S_4有效:DI《0∶3》可分配到《0∶3》、《4∶7》、《8∶11》、《12∶15》任何相鄰四片上,每片1 位數據。

  S_8 有效:DI《0∶7》可分配到《0∶7》或《8∶15》 8片上,每片1 位數據。

  S_16 有效:DI《0∶15》剛好分配到16片上,每片1 位數據。

  至于上述究竟存儲到哪些片上以及具體存儲到片內哪根位線上則由列譯碼控制。

  1 引言

  對于邏輯芯片的嵌入存儲器來說,嵌入式SRAM 是最常用的一種,其典型的應用包括片上緩沖器、高速緩沖存儲器、寄存器堆等。除非用到某些特殊的結構,標準的六管單元(6T)SRAM 對于邏輯工藝有著很好的兼容性。對于小于2Mb 存儲器的應用,嵌入式SRAM 可能有更好的成本效率并通常首先考慮。

  Xilinx 公司SRAM型FPGA 主要由配置存儲器、布線資源、可編程I/O、可編程邏輯單元CLB、塊存儲器BRAM 和數字時鐘管理模塊組成。它包含了分布式RAM,位于CLB中。每個CLB包含了16 × 1bit的SRAM結構。BRAM的加入既增加了RAM的容量,也可構成大型LUT,更完善了CLB 的功能。

  2 BRAM塊劃分

  現代數字系統對存儲器容量的存儲速率要求越來越高,讀訪問時間就是一個重要參數,它是從地址信號的出現到存儲在該地址上的數據在輸出端出現的時間延遲。提高BRAM 讀取速度的一個有效辦法是減小位線和字線上的總負載電容,這可以通過減少連接在同一字線和位線上的存儲單元數目來實現,即采用存儲陣列分塊技術。本電路采用設計多個BRAM的方法,每個BRAM都有自己的譯碼電路、敏感放大器和數據通道,各個BRAM 獨立工作,每個BRAM 的讀取時間得到了大大提高。

  3 BRAM塊設計

  3.1 BRAM與布線資源接口

  FPGA 中每個BRAM塊都嵌在內部連線結構中,與BRAM 直接相連的有RAMLINE、VLONG 和GLOBAL。左邊32根RAMLINE提供BRAM的地址輸入,也可以提供控制信號(CLK、WE、ENA、RST)的輸入。左邊兩組16 根RAMLINE 一起布線提供BRAM雙端口的數據輸入,右邊兩組RAMLINE提供BRAM雙端口數據輸出通道。4 根GLOBLE全局時鐘線優化用作時鐘輸入,提供較短的延遲和最小的失真。VLONG也被專門用作BRAM中WE、ENA、RST的控制輸入。RAMLINE 為BRAM專有布線,如從水平方向的SINGLE、UNIHEX、BIHEX通過可編程開關矩陣PSM 把信號輸送到RAMLINE 上,進而送到BRAM 用作地址、數據。而BRAM 的輸出也通過RAMLINE最終送到HLONG上。

  

  圖1 BRAM周圍布線

  相鄰BRAM 的RAMLINE 也可通過三態門連到下一級的RAMLINE,于是整列中的BRAM 可共享RAMLINE 上的數據。每個BRAM與FPGA其他電路的相連主要通過水平方向的4 組主要互連線完成。

  3.2 BRAM內部設計

  BRAM為真正的雙端口RAM,兩個端口完全獨立,每個端口可以配置為讀寫端口,并可以把BRAM配置成特定的數據寬度。

  3.2.1 可配置數據位寬實現方法

  配置邏輯中三位控制信號WIDTH_SEL《0∶2》連到BRAM中,同時對地址寬度、數據寬度進行控制。

  由于BRAM可以實現1、2、4、8、16 位的任意位寬,所以地址總線寬度、數據總線寬度都必須滿足其中任意一種模式下的要求。于是設計時使地址總線寬度為各種模式下的最大值,即1位時的地址寬度《11∶0》,其他模式下可使不用的地址位使能無效,進而獲得所需的地址位。數據總線寬度也設置為各種情況下的最大值,即16 位時的數據寬度《15∶0》,其他情況下選擇有用的數據位進行存儲。

  表1可見WIDTH_SEL《0∶2》對地址使能的控制,主要在于對地址《11∶8》的控制,其他位地址《7∶0》則一直有效。

  表1 不同數據位寬的地址使能

  

  由WIDTH_SEL《0∶2》另外譯碼產生一組數據控制信號,分別為S_1、S_2、S_4、S_8、S_16 控制數據如何分配到位線上。這當中* 根位線實行了分片,每片4 根:

  S_1有效:DI《0》可分配到16片中的任何一片上。

  S_2有效:DI《0∶1》可分配到《0∶1》、《2∶3》、《4∶5》?任何相鄰兩片上,每片1 位數據。

  S_4有效:DI《0∶3》可分配到《0∶3》、《4∶7》、《8∶11》、《12∶15》任何相鄰四片上,每片1 位數據。

  S_8 有效:DI《0∶7》可分配到《0∶7》或《8∶15》 8片上,每片1 位數據。

  S_16 有效:DI《0∶15》剛好分配到16片上,每片1 位數據。

  至于上述究竟存儲到哪些片上以及具體存儲到片內哪根位線上則由列譯碼控制。

  3.2.2 譯碼控制

  行譯碼采用了常用的3-8 譯碼器,3-8 譯碼器內由與門組成。第一級用兩個3-8 譯碼器,輸入端接入行地址ADDR《5∶0》,第二級用64 個與門把第一級譯碼進一步譯出來,可實現64 行中選出1 行。

  

  圖2 64 選1 行譯碼

  列譯碼相對較復雜,首先將列地址分為兩組,一組用于片選譯,一組用于片內譯碼。片選地址由ADDR《11∶8》組成,片內譯碼由ADDR《7∶6》組成。

  片選地址譯碼由地址和地址使能組成,而地址使能則是由WIDTH_SEL《0∶2》配置決定的。

  

  圖3 片選譯碼

  譯碼所得的A《11∶8》_DEC《0∶15》即可實現片選存儲。當配置為1 位時,4 位地址均有效,譯出的16位中只有1 位有效,只能選擇16 片中的1 片。當配置為2 位時,ADDR《11》使能無效,譯出16位中有連續2 位有效,能選擇16 片中連續2 片。當配置為4 位時,譯出16 位中有連續4 位有效,能選擇16 片中連續4 片。配置為8 位就能選擇16 片中的上8 片或下8 片。配置為16 位,4 個地址均無效,譯出的16 位全有效,16 片全選。經過了片選的一級譯碼,列譯碼還需經過第二級的片內譯碼。

  

  圖4 片內譯碼

  A《11∶8》_DEC與A7 譯碼均為低有效,A6譯碼為高有效。之所以能夠用或門譯碼,是因為沒被譯碼的一對BL 和BLN 位線上的數據是不會被寫入存儲單元的,如A7《0》為1,A《11∶8》_DEC為1,BL《0》與BLN《0》均為1,即使字線打開了,它們也是不會被寫入存儲陣列的。而被譯碼選中的一對位線,BL與BLN 互補,它們上的數據即可被寫入存儲單元。

  3.2.3 位線充電電路

  對位線的充電共有兩對充電管和一對上拉管,寬長比在設計上也是有講究的。上拉管一直開啟,為倒比管。柵極接平衡管的M1 和M2 時序要求較高,因為它們的寬長比較大,為主要充電管。在BRAM總使能信號ENA和時鐘CLK有效時工作,進行預充電。在CLK 下降沿,M1 和M2 短暫關閉可執行讀操作。M1、M2和平衡管都在Pre1_BL信號控制下工作。

  Pre1_BL 需在數據線與位線之間的開關管打開時關閉,不影響數據的讀操作。Pre1_BL信號受到數據線與位線的開關管控制信號A 的約束,圖4 的結構即可避免Pre1_BL與A的時序沖突,在A有效時,Pre1_BL無效,且當A 關閉時,Pre1_BL 延遲開啟。

  而M3 和M4 管則由Pre2_BL信號控制,Pre2_BL由BRAM全局信號ENA、CLK 和WE 一起控制。由于BRAM 在進行寫操作時,也可鏡像地輸出寫入的數據,即也做了讀操作。為了更好地在寫入時也讀出,且滿足頻率要求,有必要增加這一充電管。

  

  圖5 Pre1_BL 信號產生電路

  

  圖6 位線充電電路

  4 BRAM應用

  作為隨機存取存儲器,BRAM 除了實現一般的存儲器功能外,還可實現不同數據寬度的存儲,且可用作ROM,以實現組合邏輯函數。當初始化了BRAM后,一組地址輸入就對應了一組數據的輸出,根據數據和地址的對應關系,就能實現一定的函數功能,BRAM 之所以能實現函數邏輯,原因是它擁有足夠的存儲單元,可以把邏輯函數所有可能的結果預先存入到存儲單元中。如實現4 × 4 二進制乘法器:

  

  即由地址來查找數據,如同LUT。在FPGA 中,還可用BRAM來實現FIFO中的存儲體模塊,CLB實現控制邏輯,設計緊湊,小巧靈活。

  

  圖7 4 位乘法器

  5 結論

  如今系統越來越高級,數字電路也高度集成,存儲器也越來越多地應用于嵌入式芯片中。本文設計了一種應用于FPGA 的嵌入式存儲器結構,符合一般的雙端SRAM 功能,且具有FPGA 功能塊的可配置選擇,靈活性很高。

此內容為AET網站原創,未經授權禁止轉載。
亚洲一区二区欧美_亚洲丝袜一区_99re亚洲国产精品_日韩亚洲一区二区
亚洲影院色无极综合| 亚洲精品国产精品久久清纯直播 | 欧美在线免费观看| 亚洲精选视频免费看| 国产欧美日韩综合一区在线观看 | 国产精品日韩在线| 欧美电影免费观看高清| 欧美在线免费看| 亚洲视频精选在线| 亚洲三级国产| 欧美在线一二三四区| 亚洲一区久久久| 亚洲美女中出| 亚洲黑丝在线| 一区二区在线视频| 国产三区精品| 国产精品青草综合久久久久99| 欧美激情麻豆| 免费久久精品视频| 一区二区三区欧美在线观看| 一区二区三区免费网站| 尤妮丝一区二区裸体视频| 国产欧美日韩在线视频| 欧美激情在线观看| 免费久久精品视频| 久久亚洲精选| 一区二区三区**美女毛片| 亚洲欧洲日夜超级视频| 久久精品导航| 亚洲午夜av在线| 一区二区三区在线观看视频| 国产欧美视频在线观看| 国产精品日韩一区二区| 欧美国产先锋| 另类春色校园亚洲| 久久资源在线| 久久亚洲图片| 欧美大片免费观看在线观看网站推荐| 欧美xxxx在线观看| 欧美日韩中文字幕在线视频| 国产精品欧美久久久久无广告| 国产一区二区三区日韩欧美| 亚洲第一区中文99精品| 欧美精品在线观看91| 欧美日韩国产另类不卡| 国产精品你懂的在线欣赏| 狠狠色综合网| 亚洲精品视频中文字幕| 亚洲一区二区高清| 亚洲盗摄视频| 亚洲小视频在线观看| 亚洲女同在线| 亚洲片在线资源| 亚洲午夜在线视频| 久久狠狠婷婷| 欧美国产丝袜视频| 国产精品入口夜色视频大尺度| 亚洲精品黄网在线观看| 欧美自拍偷拍| 免费一级欧美在线大片| 欧美日韩伊人| 国产亚洲综合性久久久影院| 亚洲国产三级在线| 亚洲欧美电影院| 亚洲欧洲免费视频| 午夜视黄欧洲亚洲| 模特精品在线| 国产精品99免费看 | 午夜视频一区二区| 亚洲精品欧洲| 午夜性色一区二区三区免费视频| 久久久夜夜夜| 欧美日韩精品| 国产一区二区三区不卡在线观看| 亚洲精品久久| 久久成人18免费观看| 亚洲天堂免费观看| 久久这里只有| 国产精品久久久久久av福利软件| 在线观看成人一级片| 中文网丁香综合网| 亚洲国产视频一区| 性刺激综合网| 欧美日韩精品一本二本三本| 国内精品久久久| 亚洲少妇最新在线视频| 亚洲免费av电影| 久久久久久久999| 欧美日韩一区在线视频| 亚洲大片一区二区三区| 亚洲摸下面视频| 一区二区三区黄色| 你懂的成人av| 国产综合精品| 午夜视频一区在线观看| 亚洲一区免费在线观看| 欧美激情亚洲精品| 黄色成人在线观看| 亚洲欧美在线另类| 亚洲欧美www| 欧美日韩天堂| 亚洲国产精品一区二区久| 欧美在线地址| 午夜视频在线观看一区二区三区| 欧美日本亚洲韩国国产| 亚洲国产成人av| 亚洲第一精品福利| 久久久国产精品一区| 小处雏高清一区二区三区 | 国产视频精品xxxx| 亚洲宅男天堂在线观看无病毒| 在线亚洲电影| 欧美精品久久久久久久久久| 在线观看亚洲视频| 亚洲国产成人av在线| 久久久精品国产免大香伊| 国产精品一区二区三区四区五区| 一本到12不卡视频在线dvd| 99av国产精品欲麻豆| 欧美99在线视频观看| 激情亚洲网站| 欧美伊人精品成人久久综合97| 欧美一区二区黄| 国产美女诱惑一区二区| 亚洲图中文字幕| 亚洲女ⅴideoshd黑人| 欧美午夜不卡视频| 一区二区国产在线观看| 亚洲视频1区| 欧美性猛交99久久久久99按摩| 日韩一级网站| 亚洲一区日本| 国产精品高潮呻吟久久| 亚洲素人一区二区| 欧美一区二区啪啪| 国产色综合天天综合网| 欧美在线观看网站| 猫咪成人在线观看| 亚洲国产专区| 一区二区三区高清不卡| 欧美天天在线| 亚洲午夜在线视频| 久久精品国产亚洲a| 精品69视频一区二区三区| 亚洲精品国产系列| 欧美日韩大片| 亚洲一区二区三区视频播放| 欧美在线黄色| 在线日韩中文字幕| 日韩亚洲精品在线| 国产精品h在线观看| 午夜精品短视频| 久久综合中文字幕| 亚洲美女中出| 欧美在线视频一区二区| 激情婷婷亚洲| 在线综合欧美| 国产午夜精品理论片a级探花| 久久国产精品一区二区三区| 欧美大片在线观看| 亚洲视频大全| 久久久综合精品| 亚洲激情视频在线| 亚洲欧美国产高清va在线播| 国产亚洲人成网站在线观看| 亚洲精品国产日韩| 国产精品区一区二区三| 亚洲大片免费看| 欧美日韩激情网| 欧美一区中文字幕| 欧美欧美在线| 性做久久久久久| 欧美国产精品| 亚洲男女自偷自拍| 欧美大学生性色视频| 亚洲一区二区三区在线视频| 久热精品视频在线观看| 夜夜狂射影院欧美极品| 久久久久久电影| 亚洲精品免费观看| 久久av红桃一区二区小说| 亚洲激情av在线| 欧美一区二区三区四区视频| 亚洲国产综合视频在线观看| 欧美影院成年免费版| 91久久在线| 欧美在线亚洲| 亚洲日本中文字幕| 久久久久九九九| 在线中文字幕不卡| 蜜桃av一区二区三区| 亚洲小说欧美另类婷婷| 欧美电影免费观看网站| 性色av一区二区三区在线观看| 欧美久久影院| 久久黄色级2电影| 国产精品久久久久7777婷婷| 最新国产成人av网站网址麻豆| 国产精品都在这里| 亚洲人成网站777色婷婷|