一個低抖動比1 GHz環形VCO的設計與實現 | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大小:388 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:通過對Weigandt模型進行噪聲分析,采用一種改進的差分延遲單元結構,成功設計了一個穩定輸出1 GHz的環形壓控振蕩器。同時,采用SMIC 0.18 μm標準CMOS工藝流片,在輸出端增加鉗位管和正反饋管使輸出電位能夠快速轉變為給定值,已達到高速振蕩頻率和較低噪聲比的效果。流片后測試結果表明,當控制電壓為30 μV~800 mV時,輸出頻率可達740 MHz~1.3 GHz,并與輸入電壓之間呈現良好的線性性;在中心振蕩頻率為1 GHz時,噪聲電壓與信號電壓的比滿足設計要求。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2