WBAN中Δ-Σ調制器的設計及納米級實現 | |
所屬分類:參考設計 | |
上傳者:aet | |
文檔大小:528 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:基于15 bit字長累加器和預設LSB噪聲抑制技術,在90 nm CMOS工藝下對MASH 結構Δ-Σ調制器進行了優化設計和實現。實驗結果表明,優化后的Δ-Σ調制器能夠在噪聲抑制性能、器件尺寸及功耗上達到最優化的平衡,器件尺寸僅為40.5 μm×45 μm,功耗僅為34 μW,滿足無線人體局域網器件微型化和超低功耗的嚴格要求。作為階段性研究,實驗結果為下一步無線收發器的設計提供了重要的理論及設計參考。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2