一種頻率穩(wěn)定的低功耗振蕩器電路設(shè)計(jì) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:483 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:設(shè)計(jì)了一種頻率穩(wěn)定的低功耗張弛振蕩器電路。采用恒流源對(duì)電容兩端同時(shí)充電和放電,然后將電容兩端電壓送入后級(jí)比較器進(jìn)行判決,使得輸出頻率只與恒流源電流、電容以及比較器比較窗口相關(guān)。該電路采用GSMC 0.18 ?滋m CMOS工藝,在5 V電源電壓以及室溫條件下仿真,輸出頻率為123.6 kHz,平均電流消耗為2.67 ?滋A;在2 V~5.5 V電源電壓和-40 ℃~+85 ℃的溫度變化范圍內(nèi),輸出頻率精度在-6.5%~1.3%范圍內(nèi)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2