采用抗混疊濾波器的高性能、12 bit、500 MS/s寬帶接收機(CN0238) | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大小:141 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:圖1所示電路是基于超低噪聲差分放大器驅動器ADA4960-1和12 bit、500 MS/s模數轉換器AD9434的寬帶接收機前端。因是原理示意圖,未顯示所有連接和去耦。 三階巴特沃茲抗混疊濾波器基于放大器和ADC的性能以及接口要求而優化。由濾波器網絡、變壓器和其他阻性元件引起的總插入損耗僅為1.2 dB。整體電路帶寬為290 MHz,通帶平坦度為1 dB。在140 MHz模擬輸入下測得的SNR和SFDR分別為64.1 dBFS和70.4 dBc。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2