《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 解決方案 > 平臺ASIC架構突破傳統ASIC設計局限性

平臺ASIC架構突破傳統ASIC設計局限性

2010-12-28
作者:Simone Shaghafi 富士通微電子美國公司
來源:富士通微電子美國公司
關鍵詞:

    采用先進半導體工藝,結構化ASIC平臺可以提供更多經預定義、預驗證和預擴散的金屬層,并支持各種存儲器接口,能簡化接口設計和時序問題。本文詳細介紹了結構化ASIC平臺的這些特點和性能。

   最新的ASIC設計架構能夠大大地降低產品開發成本、縮短上市時間,并且可以實現比FPGA更強的性能。一些供應商將這種ASIC設計架構稱之為“平臺ASIC”或“結構化ASIC”,這種ASIC架構非常適用于網絡、存儲、通信以及數字電視之類的新興消費電子設計。平臺ASIC的開發周期從18個月減少到6至10周,并最大程度地利用設計復用,因此這種設計方法更能適應快速變化的用戶需求。

平臺ASIC架構

    結構化ASIC平臺之所以能夠有效節省成本和時間,原因在于該平臺能夠提供經預定義、預驗證和預擴散(pre-diffused)的層,用戶可以在這些層上利用可用的金屬層來增加他們特有的邏輯,從而實現設計差異化。這種結構化ASIC平臺如富士通的AccelArray設計環境。一些早期的平臺ASIC設計中較為典型的配置是采用2個“可定制”金屬層。在采用0.11微米和90納米等先進工藝技術后可用的金屬層就更多了,可以用更多金屬層來改善特定平臺的布線擁塞和資源利率。富士通的Accelarray技術可以提供4到5層0.11微米工藝技術的金屬層定制,因此縮短上市時間的優勢明顯。

    一個典型的0.11微米ASIC設計成本現在已經攀升到一百萬美元,甚至更多,而平臺ASIC的非經常性工程成本(NRE)要比它少60%到70%,這是因為需要定制的不再是整個掩模,而只是金屬層。由于平臺ASIC可以采用業界最先進的工藝技術來制造,因此能提供比FPGA更高的密度和速度,并具有向標準單元設計移植的途徑。

圖:結構化ASIC架構示意圖。

    平臺ASIC的另外一個重要優勢是無風險,且后端設計任務時間短。通過將后端物理設計時間縮短為4到8周,OEM工程組不再需要為工程原型等上好幾個月,然后才能開始驗證和評估過程。這也有助于OEM廠商最佳地管理他們的工程資源。

    采用最好的平臺ASIC架構能夠消除那些最繁雜和最花時間的設計任務,如存儲器插入、測試開發和插入,以及電源網格設計與分析。通過采用能減少或消除串擾的專門技術,平臺ASIC能夠解決棘手的信號完整性問題,并確保設計沒有IR壓降帶來的風險。此外,通過建立預結構化(pre-structured)的時鐘樹,并建立包含邏輯掃描、JTAG和RAM BIST在內的所有與測試相關的組件和連接,可以極大地縮短并簡化物理設計。為了消除測試插入,可以利用基于單元技術的預擴散觸發器,這樣可以使很多設計的整體功耗降低50%以上。

   為了將設計周期從一般ASIC所需的18到24個月縮短到2到3個月,這些架構必須簡化時序收斂設計,因為一個1,000萬門設計的時序收斂問題可能需要30天,甚至更長的時間來解決。為了盡可能縮短時間,平臺架構采用了預定義的時鐘樹和預擴散的DDR接口宏(macro)。其結果是降低了時序收斂階段的風險,直接縮短了設計周期。

存儲器接口

   AccelArray能夠支持各種存儲器接口,目前越來越多的應用將支持存儲器接口作為一個主要的要求。這些接口包括雙倍數據率(DDR)同步DRAM、RLDRAM和快速周期RAM(FCRAM)。

   每個單獨的I/O都具備預先配置好的可編程宏,從而可以省掉ASIC設計中最費時間和增加成本的工作。DDR接口模塊包含了能夠滿足非常嚴格的DDR接口時序要求的發送和接收端,并能提供經預驗證的版圖和時序。16位寬的模塊可以拓展用于32位、64位甚至更寬的總線寬度,因此具有非常大的設計靈活性。

DDR時序關系

    在設計DDR接口時,ASIC設計工程師常會面對接收與發送側之間時序收斂的挑戰。在400Mbps速率和2.5ns時序余量下,64到90個每個數據通道之間的抖動和偏移必須非常小。AceelArray之類的平臺ASIC架構提供了一個預定義的DDR宏,通過設計實現技術可支持較低的抖動和偏移。發送器(TX)和接收器(RX)側都通過設計減少了輸出和輸入并行數據信號之間的偏移。

    目前,源同步接口主要用于吞吐率低于1Gbps的DDR-DRM、QDR DRAM和RLDRAM存儲器。業界專家預測,新的PCI Express總線將改變高帶寬設計的一些基本特性,并朝著有更廣用途的嵌入式高速宏發展。

    DDR接口要求源同步時鐘和發送數據具有相同的開關速率,不需要升級到輸出傳輸線。與單倍數據速率(SDR)接口相比,DDR接口具有顯著的性能提升。

支持垂直市場應用設計

    平臺ASIC技術依賴于大量在業界廣泛應用的IP,這些IP以“硬” 宏和“軟”宏形式提供,這些宏能夠支持企業網絡或存儲區域網(SAN)等特殊垂直市場應用。先進的設計架構能提供各種各樣的可綜合宏,這些宏可以在設計的可定制邏輯區域實現,以可綜合的RTL形式提供,例如ARM和ARC內核、10Gb介質訪問控制器或PCB Express鏈路層和處理層。

    富士通在年初推出了一系列具有預擴散高速串并轉換器(SERDES)的垂直市場“千兆平臺”。用0.11微米工藝技術設計的這些千兆平臺具有預擴散的高速GPHY宏,可以提供速率高達3.125Gbps的點到點、全雙工、差分、串行通信鏈路,并支持PCI Express、SAUI、光纖通道,以及支持SONET標準的串行Rapid I/O和CDR宏等多種協議。SERDES帶寬范圍從500Mbps到3.125Gbps。這些平臺能夠以全雙工方式提供高達150Gbps的匯聚帶寬。

    用于垂直市場的特殊硬IP和軟IP的不斷增加,平臺ASIC架構提供所需支持、接口和設計要素的能力的提高,都使得業界分析人士相信今后3到5年內采用平臺ASIC的設計將快速增加。通過降低成本,節省產品市場時間,用戶能夠獲得更高的投資回報。

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 欧美日韩一区二区三区色综合| 能顺利播放的男男网站free | 伊人久久大香线蕉av一区二区| 色费女人18毛片a级毛片视频| 国产成年无码久久久久毛片| 12至16末成年毛片| 在线观看污污视频| juy051佐佐木明希在线观看| 成人区视频爽爽爽爽爽| 久久亚洲伊人中字综合精品| 日韩精品视频免费网址| 亚洲一区日韩二区欧美三区| 欧美成人怡红院在线观看| 亚洲精品无码mv在线观看网站| 秋霞电影网一区二区三区| 午夜人妻久久久久久久久| 老子影院午夜伦手机不四虎| 国产午夜精品福利| 成人看片黄a在线观看| 国产猛男猛女超爽免费视频| 2020国语对白露脸| 国产色爽女小说免费看| 999国产精品| 在线播放亚洲精品| 99精品视频在线观看免费| 奇米影视777me| haodiaocao几万部精彩视频| 婷婷久久综合网| 一区二区免费电影| 思思久久99热只有频精品66| 中文国产成人精品久久一| 成年网址网站在线观看| 中文字幕日韩精品一区二区三区| 无码高潮少妇毛多水多水免费| 久久久久久人妻一区二区三区| 日本大片在线看黄a∨免费| 久久国产精品免费看| 日本爽爽爽爽爽爽在线观看免| 久久婷婷激情综合色综合俺也去| 日韩午夜在线视频| 久久免费小视频|