8 月 27 日消息,美滿電子(Marvell)宣布推出業界首個 2nm 制程 64 Gbps 雙向芯粒互連(D2D)接口 IP,旨在幫助芯片設計人員在提升新一代 XPU 帶寬和性能的同時降低功耗和芯片面積。
據介紹,該技術通過單線實現 32 Gbps 的雙向同時通信,并同步提供 2nm 與 3nm 工藝版本。
技術特性
帶寬密度:超 30 Tbps/mm,達 UCIe 標準同速方案的 3 倍以上
面積優化:最小深度配置下,計算芯粒面積需求可降低至傳統方案的 15%。
功耗優化:采用自適應功耗管理技術,可根據數據中心突發流量自動調節設備活動,接口功耗在常規負載下可降低 75%,高峰流量期間可降低 42%。
可靠性增強:支持冗余通道與自動修復,減少比特錯誤率,提高良率。
除 D2D 物理層技術外,Marvell 還提供包括應用橋、鏈路層與物理互連在內的完整解決方案棧,以縮短客戶新一代 XPU 的上市周期。
IT之家查詢發現,Marvell 最早在 2024 年 3 月宣布推出 2nm 平臺;2025 年 3 月展示了可運行的 2nm 芯片成果,隨后又發布了 2nm 定制 SRAM 技術。本次推出的 2nm 與 3nm 節點下的 64Gbps D2D 接口,延續了這一技術發展路徑。
根據 Marvell 的定制化戰略,公司通過系統與半導體設計、先進工藝制造以及涵蓋 SerDes、2D / 3D 芯?;ミB、硅光子、定制 HBM、SoC 互連結構、光學 I/O 與 PCIe Gen7 接口在內的完整半導體平臺解決方案。
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。