摘 要: 設計了一種低功耗的多電源多地電壓多米諾電路。該電路在多電源電壓技術的基礎上,通過提高地電壓并采用共阱工藝降低功耗及優化面積。該設計采用Charter 0.35 ?滋m 2P4M N阱CMOS標準工藝完成。Spectre仿真結果表明,在相同的速度下,多電源多地電壓多米諾電路比傳統的多米諾電路的功耗減少了25%左右。
關鍵詞: 低功耗;多電源多地電壓;共阱工藝
多米諾電路以其速度快的優良特性,被廣泛應用于微處理器、存儲器、緩存器和探測器中的高速運算電路及其關鍵路徑中,是工作頻率在2 GHz以上系統中的最主流動態邏輯電路[1-3]。但是,隨著半導體工藝的飛速發展和芯片工作頻率的提高,芯片的功耗迅速增加。尤其在手機、掌上電腦(PDA)、筆記本電腦等大量便攜式設備出現以后,人們對低功耗的要求更加迫切[4,5]。
在現有諸多降低多米諾電路功耗的方法中,多電源電壓技術是被業界廣泛應用和認可的低功耗技術[6]。但是,多電源電壓技術只考慮電源電壓,而忽略了地電壓,如果同時對地電壓進行優化,多米諾電路的功耗可以進一步降低。另外,由于N阱工藝設計規則對N阱隔離的要求,不同的電源必須置于不同的N阱之中,由此造成版圖面積急劇增大。因此,進一步優化多電源技術的功耗特性,同時解決該技術版圖過大的問題,是電路設計者面臨的關鍵問題。本文對多電源電壓多米諾電路的地電壓進行了有效的優化,并提出了共阱多地技術,節省了版圖面積,從而使多米諾電路滿足當今集成電路發展中在速度、功耗和面積方面的要求,具有更加廣闊的應用前景。
1 共阱多地技術的提出
傳統的多電源電壓多米諾電路如圖1(a)所示,在電路中采用低電源電壓VDDl來代替高電源電壓VDDh,由CMOS電路的功耗模型(式(1))可知,隨著電源電壓的降低,多米諾電路的功耗將明顯減小。多米諾電路的版圖設計如圖1(b)所示,由于兩個PMOS管分別與不同的電源電壓相連接,所以兩N阱隔離。但是從圖中可以明顯看出,應用此種方法,版圖設計復雜且大大增加了面積。此外,從式(1)還可以看出,除了降低電源電壓即在電路中應用低電源電壓技術外,還可以通過降低邏輯擺幅Vswing的方法,抑制電路的功耗,即應用高地電壓GNDh (GNDh>0 V),使邏輯擺幅由原來的VDD-GND變為VDDl-GND,或是VDD-GNDh,或是VDDl-GNDh,如圖2和表1所示。
管的源極連接在低電源電壓VDDl電源線上,襯底連接在高電源電壓VDDh上,NMOS的源極連接在高地電壓GND上,襯底連接在標準地電壓GND上。所以,不論是NMOS管還是PMOS管,均存在襯底反偏效應,如式(2)所示。
本文分析了四種電路結構的多米諾門:第一種結構是最基本的,即未采用任何優化方法的多米諾結構;第二種是采用多電源電壓技術但不采用共阱工藝的多米諾結構;第三種是采用多電源電壓技術并采用共阱工藝的多米諾結構;第四種是采用共阱工藝的多電源和多地電壓技術的多米諾結構。仿真結果如圖4和圖5所示,圖中的功耗和面積數值分別以第一種結構的多米諾門的功耗和面積進行了歸一化。
圖4顯示出了不同多米諾門的功耗特性。由圖4可以看出,多電源電壓多米諾結構比傳統多米諾結構的功耗減少了16%;采用共阱工藝的多電源電壓多米諾結構比未采用共阱工藝的結構產生的功耗略小,這主要是MOS管反偏的結果;而多電源電壓多地共阱結構則比傳統結構的功耗減少了25%以上,比只采用了多電源電壓結構的多米諾電路功耗減小了13%,這說明多電源電壓多地共阱結構具有最優的功耗特性。
四種結構的多米諾門的面積比較圖如圖5所示。從圖中可以看出,對于 OR2門和AND2門,由于電路結構較簡單,第二種結構采用多地電壓技術而未采用共阱技術,大大增加了電路的版圖面積,版圖面積最大;對于OR4、OR8、MUX2和MUX4門,其下拉網絡拓樸結構較復雜,受其影響,共阱技術作用減小,而且多電源和多地電壓技術的應用,大大影響了電路速度。為了使這些門與其他門具有相同的延遲時間,下拉網絡晶體管尺寸增大,增大的版圖面積超過了共阱技術節約的面積,所以第四種結構版圖面積最大。另外,無論哪種多米諾門,第三種結構的版圖面積均小于第二種結構,這說明,在多電源電壓多米諾門中,應用共阱技術能有效地節約版圖面積。
本文在多電源電壓技術的基礎上,提出了采用共阱工藝實現的多電源多地電壓多米諾電路結構,分別采用Cadence的Spectre仿真工具和Chartered 0.35 ?滋m標準工藝庫對電路性能進行了仿真和驗證。結果表明,在500 MHz頻率以及相同的速度下,多電源多地電壓多米諾電路比傳統的多米諾電路的功耗減少了25%左右。對于應用多電源電壓的多米諾門,共阱技術適用于所有門;對于應用多電源和多地電壓的多米諾門,共阱技術只適用于較少輸入的簡單門。
參考文獻
[1] RATNAYAKE R,KAVCIC A,Wei Guyeon.A high-throughput maximum a posteriori probability detector[J].IEEE Journal of Solid-State Circuits,2008,43(8):1846-1858.
[2] SAPUMAL B W,NANDA S.A 9 GHz 65 nm Intel pentium 4 processor integer execution unit[J].IEEE Journal of Solid-State Circuits,2007,42(1):26-37.
[3] RUSU S,SINGER G.The First IA-64 Microprocessor[J]. IEEE Journal of Solid-State Circuits,2000,35(11):1539-1544.
[4] Liu Z,KURSUN V.Leakage power characteristics of dynamic circuits in nanometer CMOS technologies[J].IEEE Transactions on Circuits and Systems II,2006,53(8):692-696.
[5] 汪金輝,宮娜,耿淑琴,等.45 nm低功耗、高性能Zipper CMOS多米諾全加器設計[J].電子學報,2009,37(2):267-271.
[6] HSU S,KRISHNAMURTHY R.Multiple supply-voltage zipper CMOS logic family with low active leakage power dissipation.United States Patent:No.6693461.2004-02-17.