《電子技術應用》
您所在的位置:首頁 > 通信與網(wǎng)絡 > 設計應用 > 基于FPGA的變頻器慣性輸出技術
基于FPGA的變頻器慣性輸出技術
來源:《變頻器世界》網(wǎng)絡版
李從飛 陳凡
摘要: 節(jié)能降耗是國家的基本國策,而電廠節(jié)能是電力系統(tǒng)節(jié)能降耗的重要環(huán)節(jié),采用高壓變頻技術對電廠重
Abstract:
Key words :
1 引 言

節(jié)能降耗是國家的基本國策,而電廠節(jié)能是電力系統(tǒng)節(jié)能降耗的重要環(huán)節(jié),采用高壓變頻技術對電廠重要用電設備的驅動電源進行技術改造,是火電廠節(jié)能降耗有效途徑。隨著高壓變頻器已經(jīng)在電廠中得到越來越廣泛的應用,變頻器運行的穩(wěn)定可靠性將直接影響整個電廠的安全。在實際運行中如果變頻器的主控制器死機或者復位將引起變頻器停止輸出,使負荷電動機停機,這將給電廠造成巨大的損失。針對目前使用最廣泛的級聯(lián)多電平變頻器,本文采用基于fpga的變頻器慣性輸出技術,即fpga在檢測到主控制器異常時,根據(jù)記憶值維持變頻器的輸出直至控制器恢復正常,將大大提高變頻器的穩(wěn)定可靠性。

2 級聯(lián)多電平變頻器工作原理

級聯(lián)多電平變頻器又稱單元串聯(lián)多電平變頻器或完美無諧波變頻器,通過串聯(lián)若干低壓功率單元的方式來實現(xiàn)高壓輸出,電壓電流的諧波含量低,對電網(wǎng)諧波污染較小,輸入功率因數(shù)較高,并且不必采用輸入諧波濾波器和功率因數(shù)變換器,在實際中應用較為廣泛。以6kv變頻器為例,每相由6個額定電壓為577v的功率單元串聯(lián),三相共有18個功率單元,分別由輸入隔離變壓器的18個二次繞組供電,18個二次繞組分3組,每組之間存在20°相位差,形成相當于18脈沖整流。使得電壓總畸變率只有3%,電流總畸變率小于4%。其結構圖如圖1所示。

基于FPGA的變頻器慣性輸出技術

圖1 級聯(lián)式6kv變頻器結構圖

功率單元的結構如圖2所示,三相交流電整流后經(jīng)濾波電容濾波形成直流母線電壓,逆變器由4個耐壓為1700v的igbt模塊組成h橋式單相逆變電路,通過pwm控制,在輸出端得到變壓變頻的交流輸出,輸出電壓為單相交流0~577v,頻率為0~50hz。旁路功能是一種當設備出現(xiàn)故障后斷開故障點而使設備繼續(xù)正常運行功能。當需要旁路時,通過晶閘管v導通,旁路該功率單元輸出,平常正常工作時,晶閘管v處于關斷狀態(tài)。

基于FPGA的變頻器慣性輸出技術

圖2 級聯(lián)式變頻器功率單元結構圖

3 基于fpga的相位移載波spwm調制方法

相位移載波技術的基本原理是使用幾個1.2khz三角載波信號和一個正弦參考信號(每相) 比較,產生spwm信號。將三角載波進行合適的移相,可以消除特定次數(shù)的諧波。以a相為例,正弦調制波和三角載波如圖3所示。六級功率單元使用的正弦調制波的幅值和相位相同,而每級功率單元的三角載波形狀相同相位不同,各載波間相角依次移動2π/6即60°,這樣就可以有效抑制輸出電壓和電流變化率。h橋單元左右橋臂的調制波相位相反,有助于提高整個系統(tǒng)的等效載波比。試驗已證明n級單元串聯(lián)時的等效載波頻率為三角載波的頻率的2n倍,并且在該種方式控制下的直流電壓利用率高。

基于FPGA的變頻器慣性輸出技術

圖3 相位移載波調制原理圖

目前所使用的變頻器一般將上述比較過程放在cpu中完成,當cpu遇到干擾復位或程序出錯的時候,變頻器將停止輸出。由fpga來完成三角波和正弦波的比較過程將很好的解決這個問題,利用cpu的強大計算能力實時計算參與比較的正弦波,利用fpga高速度的時鐘精確產生移相三角波,然后在fpga中進行比較輸出。

4 fpga脈沖發(fā)生器及慣性輸出原理

由fpga實現(xiàn)相位移載波spwm調制的結構框圖如圖4所示。fpga與cpu的接口由數(shù)據(jù)總線、地址總線和控制總線實現(xiàn),cpu上電后首先對fpga的控制寄存器進行初始化,設置spwm的輸出周期,各路三角波的初始相位和幅值。地址發(fā)生器根據(jù)周期寄存器的值產生ram讀取地址,輸出數(shù)據(jù)進入緩存。在每個三角波的谷值處給cpu一個中斷,通知cpu更新數(shù)據(jù),在每個三角波的峰值處從ram中讀取數(shù)據(jù)進入緩存。cpu每次更新數(shù)據(jù)的同時也更新地址寄存器,指明當前輸出數(shù)據(jù)的地址長度,此地址長度決定了變頻器輸出的頻率。多路比較器實時將緩存數(shù)據(jù)與對應三角波進行比較產生spwm波形,光纖信號組合器將每一個功率單元所需信號即左臂信號、右臂信號、閉鎖信號、旁路信號組合編碼成一路串行信號送入光接口。

基于FPGA的變頻器慣性輸出技術

圖4 fpga實現(xiàn)變頻器慣性輸出結構圖

在fpga內部實現(xiàn)了一個看門狗(控制器狀態(tài)檢測器)對cpu進行監(jiān)視,cpu在正常工作時,在每ms之內必須給fpga一個喂狗信號,當檢測器在2ms沒有檢測到此信號變化則給地址發(fā)生器一個信號,地址發(fā)生器則根據(jù)當前的地址寄存器產生地址從雙口ram中讀取數(shù)據(jù),從而實現(xiàn)cpu死機時變頻器輸出的相位和頻率能夠繼續(xù),即具有慣性輸出功能。fpga實現(xiàn)慣性輸出時,狀態(tài)寄存器保存當前輸出頻率值和故障標志,以供cpu復位之后讀取。

5 verilog設計與仿真

根據(jù)圖4的結構框圖應用verilog語言進行設計,選用lattice的xp3系列fpga進行設計,與傳統(tǒng)的基于sram的fpga不同,latticexp3器件不需要外接引導存儲器,因此能提供單芯片的解決方案,從而減少了電路板面積,并簡化了系統(tǒng)制造過程。以控制狀態(tài)檢測器為例,當fpga在一段時間內檢測到cpu的喂狗信號沒有改變時,給出cpu異常信號,改變地址控制器的輸出策略。其仿真圖形如圖5所示。

基于FPGA的變頻器慣性輸出技術

圖5 cpu狀態(tài)檢測器仿真時序圖

6 實驗結果

依據(jù)本文所述的慣性輸出理論所研制的6kv變頻器樣機,在運行時手動復位主cpu,輸出的電壓波形能夠與復位前的頻率和幅值一致,主cpu復位之后根據(jù)fpga中保持的復位前數(shù)據(jù)維持變頻器輸出的連續(xù)。上述實驗驗證了變頻器主cpu死機復位時的慣性輸出理論。

7 結束語

本文詳細論述了慣性輸出技術在級聯(lián)式多電平變頻器設計中的應用,通過仿真和實際樣機的研制驗證了該技術的可行性,采用此技術可以大大提高變頻器輸出的穩(wěn)定可靠性。雖然慣性輸出技術目前在高壓變頻器中的應用僅限于樣機,但隨著行業(yè)的逐漸認同和實際運行的檢驗后,慣性輸出技術必將成為檢驗下一代變頻器的重要技術指標。

此內容為AET網(wǎng)站原創(chuàng),未經(jīng)授權禁止轉載。
主站蜘蛛池模板: 精品久久中文字幕| 黑人操亚洲美女| 成人国产mv免费视频| 久久精品中文无码资源站| 欧美国产日本高清不卡| 亚洲综合色婷婷| 福利视频导航网站| 四虎国产精品免费久久久| 麻豆安全免费网址入口| 国产真实乱对白精彩久久| 91热久久免费精品99| 天堂网www天堂在线资源| 一级日本黄色片| 成年人毛片视频| 久久久成人影院| 日韩精品一区二区三区国语自制 | 欧美MV日韩MV国产网站| 亚洲欧美一区二区三区图片| 狠狠久久精品中文字幕无码| 免费在线观看视频网站| 精品国产一区二区三区无码| 国产一级一级一级国产片| 高清一区高清二区视频| 国产成人无码av在线播放不卡| 青青草原免费在线| 国产精品极品美女自在线观看 | 最近2018中文字幕2019高清| 亚洲午夜一区二区三区| 欧美成人手机在线视频| 亚洲最大成人网色| 毛片男人18女人19| 亚洲精品国产高清不卡在线| 激情小说亚洲色图| 亚洲视频一区在线| 狼群社区视频免费下载观看| 免费看特级毛片| 99re热这里只有精品| 特级黄色毛片在放| 免费播放哟哟的网站| 精品人妻一区二区三区四区| 动漫精品专区一区二区三区不卡 |